# ZnSe 系青-紫外光域半導体 光検出器に関する研究

## 2002年1月

## 石倉仁志

## 論文要旨

近年、大容量デジタル光記録システム(次世代 DVD)実現に向けて新しい短波長光波帯[青 色-紫外光域]のレーザーダイオード(LD)及び光検出器の研究開発が活発に進められている。 上記 DVD システム開発のキーデバイスとなる青-紫色 LD は素子寿命が1 万時間をクリアし実 用動作が可能となってきている。LD 素子とペアをなす光検出器は従来 Si-pin 型光検出器が 実用化されてきた。しかし Si-pin 型光検出器は青-近紫外域で急激な感度低下を起こす問題 があり、Si-pin に代わる新しい高感度光検出素子の実用開発が重要課題となってきている。

本研究は分子線エピタキシー (Molecular Beam Epitaxy: MBE) 法によって、青色領域にバンドギャップを有する II-VI 族ワイドギャップ化合物半導体 ZnSe 結晶(Eg=2.7eV)をベースとした pin 型光検出器及び APD(Avalanche Photo-Diode)を実現し、Si-pin 型光検出器に代わる高感 度青-紫外光域半導体光検出器の開発を目指すものである。

高感度光検出器を実用レベルで実現するためには良質な光電変換層と光電変換領域外の光吸収・反射損失の低減および安定な高電界動作が必要条件となる。これらを可能とするために、本研究ではエピタキシャル結晶成長技術である MBE 法、素子加工プロセス(ウエットエッチング、反射防止膜形成)、および光吸収・反射損失の解析による素子最適構造設計の検討を行った。その結果、内部量子効率が100%に近い光電変換層を実現し、青色領域で約80%の高い外部量子効率を有するZnSe-pin型光検出器を実現した。更に、光電変換層とメサ加工の最適化により、高電界動作下においてSiと同等レベルの高い素子安定性を実現した。また、これらの技術をもとにII-VI 族ワイドギャップ化合物半導体としては初めての信号利得を有するAPD動作を検証し、デバイス最適構造設計に不可欠な電子・正孔のイオン化率を決定した。これらの光検出器の動作寿命を定量的な試験により進めた結果、暗電流や感度の劣化の主要因となるミクロ欠陥の増殖が生じていないことを確認した。この結果は、ZnSe-pin型及びAPD型光検出器は実用素子として長時間の安定動作が可能であることを示している。

以上より、II-VI 族ワイドギャップ化合物半導体 ZnSe 結晶をベースとした pin 型光検出器及 び APD は、青-紫外光域において従来の Si に代わる新しいの高感度実用半導体光検出とし て有望であることを結論付けた。

## 目次

| 第1章     | 字論1                                     |
|---------|-----------------------------------------|
| 1.1 研究  | 究の背景と目的1                                |
| 1.2 本語  | 論文の構成6                                  |
|         |                                         |
| 第2章 Z   | InSe-pin 型フォトダイオードおよび ZnSe-APD 作製の要素技術9 |
| 2.1 はし  | こめに9                                    |
| 2.2 固体  | 本ソース MBE 法による結晶成長技術の確立9                 |
| 2.2.1   | 実験手法10                                  |
| 2.2.2   | 高品質 undoped-ZnSe エピタキシャル薄膜の作製11         |
| 2.2.3   | ZnSe の n 型伝導制御と歪制御によるマクロ欠陥の低減13         |
| 2.2.4   | ZnSe の p 型伝導制御17                        |
| 2.2.5   | ZnTeのp型伝導制御と成長速度の最適化25                  |
| 2.2.6   | MBE 成長による ZnSe/ZnTe 超格子の形成28            |
| 2.3 p-2 | ZnSe/p−ZnTe 超格子電極の膜厚低減30                |
| 2.3.1   | ZnSe/ZnTe のバンドオフセットの算出32                |
| 2.3.2   | p-ZnSe/p-ZnTe 超格子電極の設計34                |
| 2.3.3   | MBE 成長による p-ZnSe/p-ZnTe 超格子電極の作製        |
| 2.4 メサ  | -加工によるリーク電流の低減と高電界動作40                  |
| 2.4.1   | ウエットエッチングプロセスによる暗電流の低減40                |
| 2.4.2   | ドライエッチングによるリーク電流の低減43                   |
| 2.5 まと  |                                         |
|         |                                         |
| 第3章 前   | 青−紫外光域高感度 ZnSe−pin 型フォトダイオードの実現         |
| 3.1 はじ  | めに                                      |
| 3.2 ZnS | Se-pin 型フォトダイオードの光損失49                  |
| 3.2.1   | ZnSe-pin 型 PD の外部量子効率と反射損失51            |
| 3.2.2   | i-ZnSe(光電変換層)の光電変換損失53                  |
| 3.2.3   | 光電変換層上部での吸収損失56                         |
| 3.3 光打  | 員失成分の低減による外部量子効率の改善63                   |
| 3.3.1   | 光電変換層上部の構造最適化による光損失の改善63                |

| 3.3.2 逆バイアスによる光検出器の高感度化           | 67  |
|-----------------------------------|-----|
| 3.3.3 表面反射防止膜の形成                  |     |
| 3.4 高感度青-紫外光域 ZnSe-pin型 PD の特性    | 77  |
| 3.5 まとめ                           |     |
|                                   |     |
| 第4章 ZnSe-pn型PDのAPD動作              | 85  |
| 4.1 はじめに                          |     |
| 4.2 ZnSe-APD の設計と作製               |     |
| 4.3 ZnSe-pn 型 PD の APD 動作の実現      |     |
| 4.3.1 ZnSe-pn 型 PD のアバランシェブレークダウン |     |
| 4.3.2 ZnSe-pn 型 PD の APD 動作       |     |
| 4.4 ZnSe-APD のイオン化率               | 94  |
| 4.4.1 実験サンプルと評価方法                 | 94  |
| 4.4.2 測定の結果                       | 96  |
| 4.4.3 増倍率のシミュレーションによるイオン化率の決定     | 96  |
| 4.5 まとめ                           | 104 |
|                                   |     |
| 第5章 総括                            | 105 |
|                                   |     |
| 参考文献                              | 109 |
|                                   |     |
| 謝辞                                | 113 |
|                                   |     |
| 研究業績                              | 115 |

## 第1章 序論

### 1.1 研究の背景と目的

現在の半導体光検出器は、基本的に内部光電効果、すなわち半導体に光(フォトン)を照射 したとき、価電子帯と伝導帯間のバンド間遷移(光吸収)によって電子-正孔対が生成され、半 導体の導電率を増加させたり(光導電効果)、半導体表面に起電力が生じたり(光起電効果)す る物理現象を利用して光エネルギーを電気エネルギーに変換する素子である。これまで、検 出目的、検出対象、検出波長に応じた様々な半導体光検出器が研究開発され、カメラの露光 器、リモコンの受光部から光ファイバ通信システム、CD (Compact Disk)・DVD (Digital Versatile Disk)等の光記録システム、CCD (Charge Coupled Device)等の撮像システムまで、 今日の現代社会を支えるに必要不可欠な半導体光デバイスとして実用化されている。しかし、 本格的な高度情報化社会を迎えた現在、半導体光検出器の役割は益々重要となり、更なる 高速化、高効率化、高機能化が必要とされ、新しい半導体材料を用いた光検出器の開発が 大きな技術目標となっている。

このような技術展開の一つとして Ge に代わる新しい半導体材料を用いた近赤外線用光検 出器の開発が挙げられる。Ge ( $E_e=0.67eV$ )は近赤外線帯にバンドギャップを有する半導体で、 この半導体を用いた pin 型フォトダイオード(Photodiode: PD)およびアバランシェフォトダイオー ド(Avalanche Photodiode: APD)はバンドギャップ付近の 1.6  $\mu$  m から 1.0  $\mu$  m 帯まで 80%以上の 外部量子効率を示す特徴を有していた[1]。この特徴により Ge は最も一般的な近赤外線用半 導体光検出器材料として第二世代光ファイバ通信(1.3  $\mu$  m 帯)へ応用され成功を収めた[2]。し かしながら、バンドギャップが 0.67eV の Ge は熱励起により数  $\mu$  A/cm<sup>2</sup>以上の暗電流が発生し 微弱な信号を検出することが困難な問題があった[3]。また、80%以上の外部量子効率を得る ためには膜厚が 10  $\mu$  m 以上の光電変換層(空乏層幅)を必要とし、キャリアの走行時間の問題 から数 GMHz 程度の応答速度が限界だった[4]。これらの問題により Ge-pin 型 PD や APD は 光ファイバの低損失領域(1.5  $\mu$  m 帯)に高い受光感度を有するものの実用化には至っていな い。この問題を解決するために研究開発されてきた半導体材料が 1.0~1.6  $\mu$  m 帯にバンドギ ャップを有する InGaAs 系 III-V 族化合物半導体である。この半導体はバンドギャップ自体に Ge との大きな差はなく、ホモ接合のフォトダイオードでは数  $\mu$  A/cm<sup>2</sup>程度の暗電流が発生する [5]。しかし、InGaAs は比較的大きなバンドギャップを有する InGaAs や InP ( $E_e=1.34eV$ )と格 子整合を保ったままへテロ接合を形成することが可能で、これにより暗電流の大きな改善がもたらされた[6]。また膜厚が数  $\mu$  m 以下の光電変換層でも高い量子効率が得られることから 10GHz 以上の高速応答が可能となった[7]。これらによって、InGaAs/InP-pin 型 PD および APD は Ge の問題を解決し、現在は第三世代の光ファイバ通信(1.5  $\mu$  m 帯)を支える重要な光 デバイスとして実用化されている[2]。

一方、短波長光波帯でもこのような技術展開の流れが必要とされている。短波長半導体光 検出器は古くから光導電効果型素子として CdS セル、pin型 PD および APD には Si が実用化 されてきた。なかでも Si (Eg=1.1eV)を用いた pin 型 PD と APD はバンドギャップ付近の近赤外 線帯だけでなく可視光域でも 80%以上の外部量子効率を示し、また LSI 作製で培われてきた 素子作製・加工プロセスによりバンドギャップが 1.1eV であるにも関わらず暗電流を数 nA/cm<sup>2</sup> 程度まで抑制することが可能であった[8]。このため、第1世代の光ファイバ通信(0.85 µm)、 CD (0.78 µm帯)、DVD (0.65 µm帯)用の光検出器など多方面にわたり応用され多くの成功を 収めている[3]。しかし、可視光域に高い感度を有する Si-pin 型 PD や APD でも、光電変換層 上部での光吸収損失や表面反射損失の増加により、次世代大容量 DVD の有力な候補とされ る新短波長光波帯の紫色~青色光域(波長: λ=400~460nm)では外部量子効率が急激に 低下する[8]。また、Geと同様、膜厚が10μm以上の光電変換層を必要とするSi-APDは高い 信号利得を得るために100~200Vの逆バイアスを印加する必要があり、扱いにくいという問題 があった[9]。現在、これらの問題を解決し特性を改善するために短波長用反射防止膜の開発 や素子構造の見直し等が進められているが大幅な改善は望めない状況である。このため、次 世代 DVD 開発のキーデバイスである短波長半導体レーザが InGaN 系 III-V 族化合物半導体 により一万時間以上の実用動作を実現した現在、Si に代わる高感度光検出器の実現が必要 とされ、近赤外線帯で行われたような化合物半導体、特にワイドギャップ化合物半導体を用い た新しい pin 型 PD、APD の実用開発が重要課題となっている。

しかしながら、図 1.1に示す II-VI 族化合物半導体 ZnSe や III-V 族化合物半導体 GaN な どのワイドギャップ化合物半導体を用いた pin 型 PD や APD の実現はこれまで困難とされてき た。それは、結晶成長技術が未熟だった上に、ワイドギャップ化合物半導体のほとんどが n 型 しか示さず、pn 接合を形成できなかったことが原因である。そのため、ワイドギャップ化合物半 導体を用いた光検出器は CdS セルに代表される光導電効果型素子や GaP ショットキー型 PD のみであった。しかし、1980 年初期から10 年の間に MBE (Molecular Beam Epitaxy)、MOVPE (Metal-Organic Vapor Phase Epitaxy )などエピタキシャル薄膜成長技術が高度化し、1989 か ら1992 年にかけて ZnSe と GaN の p 型化の成功により、これらの問題がほぼ解決され ZnSe や GaN を用いた光検出器の研究開発が可能となった[10-15]。



図 1.1 バンドギャップエネルギーと格子定数の関係、(O): II-VI 化合物半導体、 (口): III-V 族化合物半導体、(×): IV 族半導体

現在、GaN-pin型 PD の研究開発は実用化間近の段階まで進み、GaN の広いバンドギャッ プ(E<sub>g</sub>=3.4eV)を生かした太陽光に影響されない紫外線用光検出器として注目されている。しか し、GaN は $\alpha$ -Al<sub>2</sub>O<sub>3</sub> 基板との格子不整合により大量に発生する貫通転位(転位密度 10<sup>8</sup>~ 10<sup>10</sup>cm<sup>-2</sup>)の影響で 10 $\mu$ A/cm<sup>2</sup>以上の暗電流が発生し、高速応答と高感度化に必要不可欠な 逆バイアス動作(高電界動作)が困難な問題があり、実用化への最後の課題となっている[16]。

一方、II-VI族ワイドギャップ半導体ZnSeは、ワイドギャップ化合物半導体として世界で初め てレーザ発振を達成した半導体材料として有名であり、これまで半導体レーザや発光ダイオ ードなどの発光材料として注目されてきたが、受光素子材料としては注目されてこなかった [17]。そのため、ZnSe を用いた初期の光検出器は光導電効果型素子のみであった[18]。しか し、1990 年代後半から ZnSe の持つ光検出器としての優れた特性が注目されるようになり、研 究開発が進められるようになった[19-22]。II-VI 族ワイドギャップ半導体の ZnSe は青色領域に バンドギャップを有し(E,=2.69eV)、直接遷移型の半導体である[23]。 ZnSe はもともと格子不整 合率が 0.27%の GaAs が存在し、実験的にも結晶内の転位密度を 104cm<sup>-2</sup>まで低減できること から、GaN のような成長基板に関する問題はなかった[24]。また、直接遷移型の半導体である ため、Siのような膜厚 10μm以上の光電変換層は必要なく、数十 Vの逆バイアスでも APD 動 作による信号利得を発生させる可能性がある。更に、エピタキシャル薄膜成長技術である MBE 法の確立により光検出器の作製に必要である、良質な undoped-ZnSe 光電変換層、pn 伝導制御、またオーミックコンタクトとして ZnSe/ZnTe 超格子積層電極の形成が可能である [25-27]。このように ZnSe は優れた特性を有することから、ZnSe を用いた光検出器は Si 以上の 高感度を実現する可能性を秘めている。しかしながら、ZnSe およびその混晶材料を用いた光 検出器の研究開発は現在まで大きく進展していない。図 1.2に示すように、これまで光電変換 層として ZnSe、ZnMgSSe、ZnSTe など様々な材料を用いたショットキー型 PD や pin 型 PD の研 究が行われてきたが、外部量子効率は最大で 50%程度に留まり、実用化レベルの 80%には遠 くおよんでいない[8,19,20,22]。 また、ZnSe 系光検出器を高電界動作させ APD 動作による信 号利得を検証した報告はない。これは、多くの研究機関がショットキー型を採用していること、 また pin 型 PDを研究している機関でも素子加工プロセス、素子の最適設計技術が確立されて いないことが原因である。

本研究では、これら現在のZnSe系光検出器が抱えている問題を打開し、ZnSeをベースとした高感度 pin型 PD および APD を実用レベルで実現することで、ZnSe を既存の Si に代わる新しい青-紫外光域半導体光検出器材料としての応用を見出すことを目的とした。本研究で確立した、素子加工プロセス(ウエットエッチング、反射防止膜)、超格子電極および素子最適設計技術はZnSe系受光素子だけでなく、他のZnSe系発光素子や変調素子などの素子特性の向上と素子寿命の改善を与えるものと考えられる。



図 1.2 II-VI 系ワイドギャップ化合物半導体を用いた光検出器の外部量子効率

### 1.2 本論文の構成

本論文は、固体ソース MBE 法を用いて n-GaAs (100)基板上に図 1.3に示す ZnSe-pin 型 PD および ZnSe-APD を作製し、実用化レベルで素子を開発するための研究を行った結果を 各章に分けて記述したものである。

以下に各章の内容を簡単に説明する。

#### 第2章 ZnSe-pin 型フォトダイオードおよび ZnSe-APD 作製の要素技術

ZnSe-pin 型 PD および ZnSe-APD を作製するための要素技術として、高品質な undoped-ZnSe (i-ZnSe)を得るための固体ソースMBE成長法の確立(①)、膜厚が薄くても低接 触オーミックコンタクトが得られる p-ZnSe/p-ZnTe 超格子(Superlattice: SL)電極の最適設計 (②)、高電界動作を得るためのメサエッチングプロセス(③)、を検討した結果を述べた。

#### <u>第3章 青-紫外光域高感度 ZnSe-pin 型フォトダイオードの実現</u>

第2章までの要素技術を用いて作製した ZnSe-pin型 PD の外部量子効率、反射損失の測 定結果および収集効率の理論解析をもとに光損失成分を決定し、光損失成分を素子構造の 最適化(④)、反射防止膜の形成(⑤)などにより低減することで高感度化に向けた研究を行った。 また最適化した光検出器の特性を他の半導体光検出器と比較し、更に光検出器の定量的な 動作寿命の試験を進めることで青-紫外線光域 ZnSe-pin型 PD の実用化を目指した結果を記 述した。

#### <u>第4章 ZnSe-pn型PDのAPD動作</u>

ZnSe-pn型 PD を高電界動作させ、キャリアの衝突イオン化による APD 動作の検証と素子 最適設計に必要なイオン化率の決定を行った結果を述べた。

#### 第5章 総括

本研究で得られた結果を総括した。



図 1.3 ZnSe-pin 型 PD の構造と素子作製のための要素技術

. .

# 第2章 ZnSe-pin 型フォトダイオードおよ び ZnSe-APD 作製の要素技術

### 2.1 はじめに

pin型フォトダイオード(Photodiode: PD)および APD (Avalanche Photodiode)は基本的に入 射された光(フォトン)をi層(光電変換層)で電子-正孔対(キャリア)に変換し、外部電源により強 められた内部電界によってキャリアを外部回路に供給する素子である。そのため、一般にフォ トダイオードは結晶品質の高いi層、p・n 伝導制御、pn 接合と外部回路を接続するためのコン タクト層、高電界動作させるためのメサ加工を必要とする。

本章では、これらを実現し ZnSe-pin 型 PD および APD を作製するための要素技術として、 固体ソース MBE 成長、p-ZnSe/p-ZnTe 超格子電極、メサエッチングプロセスについて検討し た結果を述べる。

### 2.2 固体ソース MBE 法による結晶成長技術の確立

固体ソース MBE(Molecular Beam Epitaxy: MBE)法の原理は非常に単純であり、固体材料 の入ったルツボを加熱して得られる蒸気を基板に当てて成長するという点では通常の真空蒸 着法とよく似ている。しかし、通常の真空蒸着法や他のエピタキシャル成長法と異なる特徴が いくつかある。それは、①超高真空中(10<sup>-10</sup>~10<sup>-11</sup>Torr)で結晶成長を行うため高純度の結晶 が得られる、②成長速度を遅くしても不純物の取り込みが極めて少ないため原子レベルの膜 厚制御が可能である、③非熱平衡状態つまり他の成長方法に比べて低温成長が可能なため 成長中の原子の拡散が少ないなどである[28]。これらの特徴により、MBE 法で作製した undoped-ZnSe は高品質で高抵抗なエピタキシャル薄膜が得られる。また、ZnSe 系材料にお ける p 型化は非熱平衡状態とラジカル窒素という条件で初めて成功され、未だに再現性よく p 型を示す成長方法は MBE だけである。さらに、p-ZnSe に対するオーミック電極は異種の半導 体結晶を原子層レベルで周期的に変化させた半導体積層電極(超格子電極)のみである。こ れらの特徴より、固体ソース MBE 法は ZnSe 系光検出器を作製する手段として最も適している と考えられる。しかし、高感度で低暗電流な ZnSe 系光検出器を実現するためには①undoped -ZnSe (i-ZnSe)の高品質・高抵抗化、②ZnSe の n 型伝導制御と歪制御によるマクロ欠陥の低減、③ZnSe の p 型伝導制御、④ZnTe の p 型伝導制御、⑤p-ZnSe/p-ZnTe 超格子の形成を 必要とする。

本研究では、光検出器の作製に必要なこれらのエピタキシャル薄膜を得るために MBE 成 長の最適条件(分子線強度、基板温度、界面制御、歪制御など)を検討した。尚、本研究で使 用させて頂いた MBE 装置は鳥取大学地域共同研究センターの RIBER 社製 GS-MBE32 で ある。

#### 2.2.1 実験手法

実験サンプルは表 2.1、表 2.2の条件で化学エッチングおよび熱処理した Semi-insulated GaAs(100)基板上に約 100Åの ZnSe バッファー層を設け、表 2.3の原料を用いて1 時間成長したエピタキシャル薄膜を用いた。但し、原料の分子線強度はマニュピュレータ付属のイオンゲージを用い、分子線照射 3 分後の値を測定値とした。また、基板温度は In の融点(156℃)、Au/Si (370℃)、Al/Si (575℃)の共晶点を用いて温度校正した[24]。ここで、Zn の分子線強度のみは ZnSe の成長レートを 100Å/min 程度にし、Zn 過剰供給による 3 次元成長を抑制するため 1.2×10<sup>-6</sup>Torr に固定した。

作製したエピタキシャル薄膜の特性は、X 線 2 結晶回折法、低温 Photoluminescence: PL 測定(測定温度 77K、励起光源 Hg-lamp: 365nm)、成長速度、エッチピット法により結晶品質を 評価し、ホール測定、抵抗率測定により電気的特性を評価した。但し、エッチピット法は結晶 内の転位密度 (Etch Pit Density: EPD)を測定する方法で、表 2.4の条件で結晶表面を選択 エッチングし、電子顕微鏡により評価した。

| Etchant             | H <sub>2</sub> SO <sub>4</sub> : H <sub>2</sub> O <sub>2</sub> : H <sub>2</sub> O=5: 1: 1 |
|---------------------|-------------------------------------------------------------------------------------------|
| Etching temperature | 60℃                                                                                       |
| Etching time        | 1min                                                                                      |

表 2.1 GaAs 基板の化学エッチング条件

| 表 2 | 2.2 | GaAs | 基板の       | 熱処 | 理条件 |
|-----|-----|------|-----------|----|-----|
| -   |     |      | 100 C - C |    |     |

| Degree of vacuum      | $\sim 10^{-10}$ Torr |
|-----------------------|----------------------|
| Annealing temperature | 580~600℃             |
| Annealing time        | 10min                |

| Source        | Zn, Se, ZnTe (6N) |  |
|---------------|-------------------|--|
| n type dopant | $ZnCl_2$ (6N)     |  |
| p type dopant | Radical N₂ (5N)   |  |

表 2.3 成長原料と不純物(ドーパント)原料

表 2.4 エッチピット法のエッチング条件

| Etchant             | 0.25vol% Br−CH <sub>3</sub> OH |
|---------------------|--------------------------------|
| Etching temperature | 10℃                            |
| Etching time        | 30sec                          |

#### 2.2.2 高品質 undoped-ZnSe エピタキシャル薄膜の作製

undoped-ZnSe (i-ZnSe)はすべてのエピタキシャル薄膜の基礎となり、また光検出器の光電 変換層となることから高品質・高抵抗である必要がある。undoped-ZnSe の結晶品質の悪化は、 内部量子効率の低下を招き、また大きな暗電流を発生する。本研究では、高抵抗な undoped-ZnSe を得るために、基板温度 (T<sub>sub</sub>)および Se と Zn の分子線強度比(VI/II 比)の最 適化を行い、結晶内に形成されるミクロ欠陥の低減を検討した。

図 2.1に VI/II 比を 3 に固定し、基板温度を 250℃~300℃まで変化させた場合の undoped-ZnSe の低温 PL スペクトルを示す。図中の 443.5nm に見られる鋭いピークは ZnSe の自由励起子発光 (Free Exciton: FE)を示し、どの基板温度でも自由励起子発光が支配的 であった。またディープレベルからの発光も抑制されている。これらは undoped-ZnSe 内への残 留不純物の混入や点欠陥の発生が抑制され、どの基板温度でも比較的結晶品質が高いこと を示している。しかし、自由励起子の発光強度は 270℃でピークを持ち、励起子発光とディー プレベルからの発光強度比が最も高い。これは、基板温度と VI/II 比とのバランスが最も良い ことを示している。この 270℃と VI/II=3 という成長条件は ZnSe の成長モデルに基づいたストイ キオメトリックな成長条件と比較的良い一致を示し、undoped-ZnSe の最適な成長条件の一つ と考えられる[29]。

次に、基板温度を 270℃に固定し VI/II 比を変化させた場合の undoped–ZnSe の抵抗率を 図 2.2に示す。抵抗率は VI/II 比の増加とともに上昇し、VI/II=3.2 で  $1.5 \times 10^5 \Omega$  cm の高抵抗 な結晶が得られた。この結果は PL 測定の結果と良い一致を示している。抵抗率  $1.5 \times 10^5 \Omega$ cm という値は、ZnSe の電子の移動度を 300cm<sup>2</sup>/Vs と仮定すると、有効キャリア濃度 N<sub>D</sub>–N<sub>A</sub>=1.4 ×10<sup>11</sup>cm<sup>-3</sup>に相当し、光電変換層に耐え得る結晶品質だと考えられる。



図 2.1 undoped-ZnSe の低温 PL スペクトルの基板温度依存性



図 2.2 undope-ZnSeの抵抗率の VI/II 依存性

#### 2.2.3 ZnSeのn型伝導制御と歪制御によるマクロ欠陥の低減

n-ZnSe は n-GaAs 基板とのヘテロコンタクト層であるばかりでなく、pin 型 PD のバッファー 層および APD の光電変換層となることから、キャリア濃度の制御とマクロ欠陥(貫通転位、積層 欠陥)の制御を必要とする。この層でのマクロ欠陥の増加は上部の i-ZnSe (光電変換層)や空 乏層に悪影響を与え、受光感度の低下や暗電流の増加を引き起こす。一般にエピタキシャル 薄膜内のマクロ欠陥を低減するためには成長基板に対して無歪みである必要がある。しかし、 GaAs 基板上に成長した ZnSe は基板との格子不整合(0.27%)ために必ず歪が加えられる。よっ て、この歪を制御することはマクロ欠陥を低減する上で重要な役割を果たす。

本研究では、ZnCl<sub>2</sub>による ZnSe の n 型伝導制御と n-ZnSe の歪制御(膜厚の最適化)による マクロ欠陥の低減によって、光検出器に最適な n-ZnSe バッファー層のキャリア濃度と膜厚を 検討した。ここで、ZnSe の n 型不純物源として ZnCl<sub>2</sub>を用い理由は、ZnSe に Cl をドープした 場合、有効キャリア濃度を 10<sup>16</sup>~10<sup>20</sup> cm<sup>-3</sup> まで比較的容易にコントロールでき、また深い準位 のミクロ欠陥を生成しないからである[25]。

#### (a) ZnCl, による ZnSe の n 型伝導制御

図 2.3に ZnCl₂のセル(Kunudsen cell)温度を140℃~180℃まで変化させた場合の n-ZnSe の有効キャリア濃度(N<sub>D</sub>-N<sub>A</sub>)および Hall 移動度(µ)を示す。有効キャリア濃度は ZnCl₂のセル 温度に対して10<sup>16</sup>~10<sup>18</sup>cm<sup>-3</sup>まで単調に増加しているものの、10<sup>19</sup> cm<sup>-3</sup>付近から飽和傾向を示 した。一方、移動度もキャリア濃度が 10<sup>18</sup>cm<sup>-3</sup>までは 200cm<sup>2</sup>/Vs 以上を示すが、10<sup>19</sup>cm<sup>-3</sup>付近 から急激に低下している。これらは、Cl の高濃度ドーピングにより結晶内に大量の欠陥が発生 し、結晶品質が悪化していることを示している。これより、pin型 PD の n-ZnSe バッファー層には 10<sup>18</sup>cm<sup>-3</sup>程度、APD には 10<sup>16</sup>~10<sup>18</sup>cm<sup>-3</sup>間のキャリア濃度が最適だと考えられる。

#### (b) n-ZnSe の歪制御(膜厚の最適化)によるマクロ欠陥の低減

図 2.4に ZnSe エピタキシャル薄膜の膜厚を 0.07~5µm まで変えたときの(004)面および (115)面の X 線 2 結晶回折測定より決定した ZnSe の成長方向および面内方向の格子定数、 図 2.5に成長方向の半値幅(Full Width at Half Maximum: FWHM)を示す。図 2.4より膜厚が 0.1µmの ZnSe 薄膜では成長方向の格子定数がバルク ZnSe より大きく、また面内方向の格子 定数は GaAs 基板とほぼ一致している。これは ZnSe 薄膜が圧縮歪みを GaAs に受けながらコ ヒーレントに成長していることを示している。コヒーレント状態において成長方向の格子定数 a」 は以下の式で表わされる[30]。



ZnCl<sub>2</sub> K-cell 温度依存性



図 2.4 ZnSe 薄膜の膜厚に対する面内方向と成長方向の格子定数の関係



図 2.5 ZnSe 薄膜の膜厚に対する半値幅の関係

$$a_{\perp} = a_{GaAs} + \frac{c_{11} + 2c_{12}}{c_{11}} \left( a_{bulk} - a_{GaAs} \right)$$
(2.1)

この式に ZnSe の弾性定数 c<sub>11</sub>=8.59、c<sub>12</sub>=5.06、ZnSe バルクの格子定数=5.6676Å、GaAs の格 子定数=5.65325Åを代入すると、a<sub>1</sub>=5.6865Åとなり実験データとほぼ一致する[31,32]。また、 有限の厚さを持つ理想結晶の X 線回折半値幅B(radian)は次の式で表わされる[33]。

$$B = \frac{0.9\lambda}{2t\cos\theta_{\rm B}} \tag{2.2}$$

ここで、λはX線の波長、tは膜厚、θ<sub>B</sub>はブラッグ角である。それぞれに、1.5405Å、0.1μm、 32.8°を代入すると半値幅は 168 秒となり図 2.5の結果と一致する。同様の計算を膜厚 0.17 μm に適応しても実験結果と一致した。 つまり、 膜厚が 0.17μm までは ZnSe 薄膜が GaAs 基 板とコヒーレントに成長していることを示している。しかし、膜厚が 0.2 µm を超えると急激に半 値幅が増加している。それはGaAs 基板上に成長したZnSe 薄膜が圧縮歪みに耐えられなくな り、多量の欠陥を発生させて格子歪みを緩和しはじめたことを示している。この緩和が始まる 膜厚を臨界膜厚といい、本研究で作製したZnSe薄膜では0.2µm程度であることが判明した。 この値は、八百らによって公表された 0.15 µm に近い膜厚である[34]。 臨界膜厚を超えた ZnSe 薄膜は徐々に緩和しながら ZnSe バルクの格子定数に近づき、約 1.5~2 µm で面内方 向および成長方向の格子定数が一致していることから、完全に歪みは緩和されたと考えられ る。半値幅に関しても臨界膜厚付近が最も広く500秒以上まで悪化するが、膜厚を増していく と徐々に改善され、約2µmの膜厚では250秒程度まで結晶品質が改善された。EPD(Etch Pit Density)を測定したところ、半値幅と同様、膜厚が0.3μmではEPD~10<sup>8</sup> cm<sup>-2</sup>に達するが、 膜厚 2μm では EPD=8×10<sup>6</sup>~1×10<sup>7</sup>cm<sup>-2</sup>まで改善さている。しかし、それ以上の膜厚では面 内方向の格子定数が成長方向の格子定数を上回り、引っ張り歪み受けている。それは ZnSe と GaAs の熱膨張係数が異なるため、成長中から室温にクールダウンするときに熱歪みを受け たためだと考えられる[30]。このため、膜厚が 5 µm の ZnSe 薄膜は半値幅が 100 秒程度であ るにも関わらず、部分的にクラックが発生した。よってn-ZnSe層の膜厚はi-ZnSe に導入される 転位などのマクロ欠陥を最も抑制できる 1.5~2μm が最適であると考えられる。尚、10°~ 10<sup>7</sup> cm<sup>-2</sup>の転位密度は決して満足の行く値ではないが、GaN-pin型 PD に比べて 2~4 桁程度 低いことから、素子作製が使用可能な結晶品質であると考えられる。

#### 2.2.4 ZnSeのp型伝導制御

ZnSe は大川や Haase らの RF プラズマ源を用いたラジカル窒素ドーピングによって 1990 年 に初めて p型化され、3×10<sup>17</sup> cm<sup>-3</sup>の有効キャリア濃度を得るに至った[12,13]。その後、高濃度 ドーピングを行うために ECR プラズマ源やマイクロ波プラズマ源によるラジカル窒素ドーピング の研究が行われたが、プラズマ源の違いによる優位性は見出されず、10<sup>19</sup> cm<sup>-3</sup> 以上の有効キ ャリア濃度を得ることができなかった[35,36]。それは、窒素を高濃度ドーピングすると補償効果 により Se 空孔などのドナー性欠陥が生成され、キャリア濃度が減少するためである[37]。現在、 補償効果を抑制する一つの手段として undoped-ZnSe の基板温度より低温で成長する方法が 試みられ、p-ZnSe の有効キャリア濃度は 1~2×10<sup>18</sup> cm<sup>-3</sup>まで制御されている[38]。

本研究では、ZnSe の p 型伝導制御を最も一般的な RF プラズマ源を用いたラジカル窒素ド ーピングにより行い、デバイス作製に必要な有効キャリア濃度  $10^{17}$  cm<sup>-3</sup> 以上を実現するために、 窒素プラズマの最適放電条件と最適基板温度を検討した。但し、有効キャリア濃度は p-ZnSe の抵抗率  $\rho$  ( $\Omega$  cm)から次式を用いて決定した。

$$N_{A} - N_{D} = \frac{1}{e\rho\mu}$$
(2.3)

ここで、μ は移動度で 10cm<sup>2</sup>/Vs、e は素電荷で 1.6×10<sup>-19</sup>C を用いた[39]

#### (a) 窒素プラズマの最適放電条件

ラジカル窒素ドーピングの原理は N<sub>2</sub> 分子の励起状態の中で最も寿命が長い N<sub>2</sub>(A<sup>3</sup> Σ<sub>u</sub><sup>+</sup>)が ZnSe 表面で解離して Zn と結合することでアクセプタとして結晶内に取り込まれると考えられて いる[40,41]。つまり、結晶内により多くのアクセプタを取り込みためには RF プラズマ放電管内 の N<sub>2</sub>(A<sup>3</sup> Σ<sub>u</sub><sup>+</sup>)もしくは高次の励起 N<sub>2</sub>分子の状態数を増加させれば良いことになる。これらを実 現するためには、窒素プラズマの発光特性の検証を必要とする。図 2.6に RF パワー: 300W、 窒素流量: 0.2sccm で測定した窒素プラズマの発光スペクトルを示す。これらの発光の中で、 注目した発光線は391nmの N<sub>2</sub><sup>+</sup>イオンの遷移 (B<sup>2</sup> Σ<sub>u</sub><sup>+</sup>→X<sup>2</sup> Σ<sub>g</sub><sup>+</sup>)、399nm 付近の励起 N<sub>2</sub>分子の 第 2 励起状態間遷移(C<sup>3</sup> Π<sub>u</sub>→B<sup>3</sup> Π<sub>g</sub>)、578nm 付近の励起 N<sub>2</sub>分子の第 1 励起状態間遷移 (B<sup>3</sup> Π<sub>g</sub>→A<sup>3</sup> Σ<sub>u</sub><sup>+</sup>)、747nm の N 原子の発光の 4 つである。これらの発光線のうち、アクセプタと成り 得る励起 N<sub>2</sub>分子に関連した発光は 399nm 付近と 578nm 付近の発光線である。よって、上記 観点から、この二つの発光強度が最も強くなるように窒素流量と RF パワーを調整し放電条件 を最適化すれば、高濃度窒素ドーピングが行えると考えられ。これらを踏まえた上で、それぞ れの発光線の RF パワーと窒素流量に対する発光強度依存性を測定した。





図 2.7に窒素流量を0.2sccmに固定してRFパワーを200~300Wまで変化させた場合の、 それぞれの発光線の発光強度変化を示す。RF パワーに対して、391nm、747nm 発光線は単 調に発光強度が増加しているが、399nm 発光線は 250W で飽和する傾向を示した。一方、 578nm 発光線の発光強度は大きな変化はないが、300W では強度が低下する傾向であった。 これらは、300W 付近から励起 N<sub>2</sub>分子が解離して窒素イオンや窒素原子に変化しはじめたた めだと考えられる。

次に、RF パワーを 300W に固定して窒素流量を 0.1~0.5sccm まで変化させた場合の、そ れぞれの発光線の発光強度変化を図 2.8示す。流量変化に対して、391nm 発光線の強度変 化は小さくほぼ一定であった。一方、他の発光線は流量に対して発光強度が上昇する傾向で あるが、747nm 発光線は 0.25sccm 付近で、また 399nm 発光線および 578nm 発光線は 0.4sccm 付近で飽和した。この発光強度の飽和は設定した RF パワーで励起可能な窒素流量 の限度であることを示し、300W では 0.4sccm であることが判明した。

これらの結果より、最も高濃度ドーピングが行える放電条件は 399nm および 578nm の発光 線の発光強度が最大の 300W、0.4sccm であると考えられる。

これらの結果を検証するために、放電条件に対する有効キャリア濃度( $N_A$ - $N_D$ )の変化を測定 した。図 2.9、図 2.10に p-ZnSe の有効キャリア濃度の RF パワー依存性および  $N_2$ 流量依存 性を示す。有効キャリア濃度は RF パワーに対して増加傾向を示し、300W では 200W の約 2 倍の有効キャリア濃度が得られたたものの、流量に対しては僅かな増加しか示さなかった。こ れは、300W、0.2sccm付近の励起  $N_2$ 分子数が比較的高い活性化率を与える条件の限度であ ることを示し、それ以上励起  $N_2$ 分子を供給すると補償効果が発生したため有効キャリア濃度が 増加しないことを示している。よって、300W、0.2sccm の放電条件が最適であると考えられる。



図 2.7 RF パワーに対する各発光線の発光強度変化



図 2.8 窒素流量に対する各発光線の発光強度変化



図 2.9 p-ZnSe の有効キャリア濃度の RF-Power 依存性



図 2.10 p-ZnSe の有効キャリア濃度の N<sub>2</sub>流量依存性

#### (b) 基板温度の最適化

ラジカル窒素の放電条件を 300W、0.2sccm に固定し、基板温度(T...)を 200℃~250℃まで 変化させた場合の p-ZnSe の有効キャリア濃度と 77K で測定した PL スペクトルの変化を図 2.11および図 2.12に示す。有効キャリア濃度は基板温度 250℃で 2.5~3.3×10<sup>17</sup> cm<sup>-3</sup>程度で あるが、基板温度の低下とともに増加する傾向を示し、200℃で最大の 5.5~6×10<sup>17</sup> cm<sup>-3</sup> が得 られた。しかし、PL スペクトルの発光強度が減少する傾向を示し、200℃では 250℃に比べて 1/30 であった。これらは、基板温度を低下させたことによる補償効果の低減、もしくは窒素の 取り込み率の増加によってキャリア濃度が増加したものの、非発光欠陥も増加したため結晶品 質が悪化したことを示している。よって、200℃では 5×10<sup>17</sup>cm<sup>-3</sup>以上のキャリア濃度が得られる ものの、結晶品質が悪く、逆に 250℃では結晶品質は高いがキャリア濃度が 3×10<sup>17</sup>cm<sup>-3</sup>程度 しか得られない。そこで、230℃で作製した p-ZnSe に注目すると、キャリア濃度は 5×10<sup>17</sup>cm-3 が得られ、PLスペクトルの発光強度も250℃の1/3程度の減少に留まっている。よって、230℃ が最良の基板温度と考えられるが、この条件で成長した p-ZnSe の結晶品質を詳しく調べるた めに PL 特性の温度依存性を測定した。図 2.13に 13~50K で測定した基板温度 230℃の p-ZnSeのPL温度依存性を示す。一般に、p-ZnSeを10K程度の温度でPLスペクトルを測定 した場合 DAP 発光とフォノンレプリカ(1LO)のペアで観測され、キャリア濃度に応じて発光位置 が変化する[38, 42]。 図中のように 460.9nm 付近に DAP 発光のゼロフォノン線が観測される場 合は ZnSe に 10<sup>18</sup> cm<sup>-3</sup> 前半の中濃度ドーピングで見られる発光である。また、発光強度の温度 依存性から求めた熱的解離エネルギーは浅いドナーに対応した 21meV であることから、この 発光が D'AP であることが判明した。このような D'AP が観測される p-ZnSe は窒素の活性化率 が 30%~50%程度であり、p-ZnSe の結晶品質としては最良であると考えられる。よって、基板温 度 230℃がキャリア濃度と結晶品質を両立できる最適な成長条件と考えられる。

以上より、p-ZnSe の最適な成長条件は、RF パワー300W、窒素流量 0.2sccm、基板温度 230℃であることが判明し、キャリア濃度は 5×10<sup>17</sup>cm<sup>-3</sup> が得られた。このキャリア濃度は公表さ れている値の半分程度に留まっているが、pn 接合を形成する上で問題の無いキャリア濃度で ある。



図 2.12 p-ZnSeのPL 特性(77K)の基板温度依存性



図 2.13 基板温度 230℃で成長した p-ZnSe の PL 温度依存性

#### 2.2.5 ZnTeのp型伝導制御と成長速度の最適化

ZnTe は p型伝導制御により N<sub>A</sub>-N<sub>p</sub>~10<sup>19</sup> cm<sup>-3</sup>以上の高い有効キャリア濃度が比較的容易 に得られ、また金属電極との比接触抵抗を 10<sup>-6</sup>  $\Omega$  cm<sup>2</sup>まで押さえられることから p-ZnSe に対す るコンタクト層に用いられている[43]。しかし、p-ZnTeと p-ZnSe の間には 1eV 以上の電位障壁 が形成されるため、ZnSe と ZnTe を分子層レベルで周期的に変化させた超格子層を間に設け ることで、この問題が解決されている。よって、p-ZnTe には 10<sup>19</sup> cm<sup>-3</sup> 以上の高いキャリア濃度と 1A/sec 程度の成長速度が必要である。一般に p-ZnTe の成長は、Zn および Te が用いられ る。しかし、ZnSe と共通の Zn 分子線強度を用いて ZnTe 成長すると Te の付着係数が Se より 高いため ZnSe 以上の成長速度になる。逆に VI/II 比を下げて p-ZnTe を成長すると結晶品質 が悪化して高いキャリア濃度が得られない。これらの問題を解決するために、本研究では p-ZnTe の成長原料として VI/II の制御が必要ない多結晶 ZnTe 化合物原料を用い、電極層 に最も相応しい成長条件を検討した。但し、ラジカル窒素の放電条件および基板温度は p-ZnSe の最適成長条件を用いた。

図 2.14~図 2.16にZnTeの分子線強度を5×10<sup>-7</sup>~1.7×10<sup>-6</sup>Torrまで変化させた場合の、 p-ZnTeの成長速度および有効キャリア濃度(N<sub>a</sub>-N<sub>p</sub>)、Hall移動度( $\mu$ )を示す。p-ZnTeの成長 速度は分子線強度に対してほぼ線形に増加し、超格子電極の作製に必要な1Å/sec以下の 成長速度は1×10<sup>-6</sup>Torr以下で得られることが判明した。一方、有効キャリア濃度はZnTe分 子線強度に対して減少する傾向であった。これは、成長速度の増加に伴う窒素の取り込み率 の減少が原因であると考えられる。測定の結果、10<sup>19</sup> cm<sup>-3</sup>以上の有効キャリア濃度を得るため には1×10<sup>-6</sup>Torr以下にする必要があることが判明した。しかし、分子線強度を5×10<sup>-7</sup>Torrま で下げて有効キャリア濃度を10<sup>20</sup> cm<sup>-3</sup>まで高濃度ドーピングすると移動度が急激に低下し結 晶品質が悪化する。よって、ZnTeの最適な分子線強度は、成長速度1.1Å/secと有効キャリ ア濃度 3×10<sup>19</sup> cm<sup>-3</sup>が得られる1.0×10<sup>-6</sup> Torr であると考えられる.



図 2.15 p-ZnTe の有効キャリア濃度の ZnTe 分子線強度依存性



図 2.16 p-ZnTe のホール移動度の ZnTe 分子線強度依存性

#### 2.2.6 MBE 成長による ZnSe/ZnTe 超格子の形成

ZnSe/ZnTe 超格子電極は数MLの超格子(Superlattice: SL)を周期的に積層し共鳴トンネル 効果を利用した電極であるため、超格子構造(量子井戸)の高い完成度が要求される。本研究 では ZnSe/ZnTe 超格子の完成度を向上するために、ZnTe と ZnSe の界面制御に注目し実験 を行った。

実験には Semi-insulated GaAs (100)基板上に p-ZnSe を約 0.6 µ m 成長後、p-ZnSe /p-ZnTe の規則超格子を表 2.5のシャッターシーケンスで 30 周期成長したサンプルを用い、 X 線回折法(θ-2θ)により評価した。但し、サンプル B は p-ZnSe と p-ZnTe 間に Zn を 10 秒 間照射した。ここで、超格子 1 周期の膜厚は単層膜成長における成長速度(ZnSe=1.7Å/sec、 ZnTe=1.1Å/sec)より p-ZnSe=20Å、p-ZnTe=10Å程度になると予測される。

図 2.17にサンプルA、BのX線回折(θ-2θ)測定結果を示す。また、表 2.6にサテライトピ ーク-1 次(SL\_1)の半値幅と、サテライトピークの長周期および超格子のメーンピーク(SL\_0)から 決定した p-ZnSe と p-ZnTe の成長速度(G<sub>n-ZnSe</sub>, G<sub>n-ZnSe</sub>)を示す。実験の結果、どちらのサンプ ルも p-ZnSe/p-ZnTe 超格子の平均組成に対応した回折ピークが 64°~65°付近に見られ、 またそれを中心に超格子の長周期に対応するサテライトピークが観測された。これより、 p-ZnSe/p-ZnTe 超格子が形成されていることが確認できる。しかし、サンプルAはサテライトピ ークが-2~0 次までしか観測されなかったのに対して、p-ZnSeとp-ZnTe 間に Zn 照射を行っ たサンプル B はサテライトピークが-3~+2 まではっきりと確認できる。また、サテライトピークの 半値幅はサンプルBがAより0.2。ほど改善されている。これらより、サンプルBはサンプルA より超格子の完全性が高いことが判明した。p-ZnSeとp-ZnTeの成長速度に関しては、サンプ ルA、Bとも p-ZnSe に大きな変化は見られないが、サンプルAは p-ZnTe の成長速度が単膜 成長時より低下している。これらの実験結果より、次のようなことが考えられる。ZnSe は VI/II 比 3 で成長するため、p−ZnSe 成長後の表面は Se 過剰な状態になっている。そこに ZnTe を照射 すると ZnSeTe 混晶層が形成され、サンプル A はサテライトピークが低次までしか観測されず 半値幅も広がったと考えられる。また、成長速度が下がったことも、同様の理由であると考えら れる。一方、Znを照射したサンプルBは界面部分での余分なSeがZnで覆われることによって、 超格子の完成度が上がったと考えられる。

以上より、p-ZnSeとp-ZnTe間にZnを10秒照射したサンプルBの成長条件を用いてZnTeは1.2Å、ZnSeも2.0Åの膜厚制御で超格子電極を形成することが可能だと考えられる。

| サンプル | シャッターシーケンス(一周期)                                                |  |  |  |
|------|----------------------------------------------------------------|--|--|--|
| A    | ZnSe(12sec) → 待機(30sec)→ZnTe(9sec)→待機(30sec) →                 |  |  |  |
| В    | ZnSe(12sec)→ <u>Zn(10sec)</u> →待機(30sec)→ZnTe(9sec)→待機(30sec)→ |  |  |  |

表 2.5 p-ZnSe/p-ZnTe 規則超格子成長のシャッターシーケンス



図 2.17 ZnSe/ZnTe SLのX線回折(θ-2θ)測定結果

表 2.6 SL1の半値幅(SL1FWHM)および p-ZnSe、p-ZnTeの成長レート(Gp-ZnSe, Gp-ZnTe)

| サンプル | SL <sub>-1</sub> FWHM (°) | G <sub>p-ZnSe</sub> (Å/s) | G <sub>p-ZnTe</sub> (Å/s) |
|------|---------------------------|---------------------------|---------------------------|
| A    | 0.8                       | 1.9                       | 0.7                       |
| В    | 0.6                       | 2.0                       | 1.2                       |

## 2.3 p-ZnSe/p-ZnTe 超格子電極の膜厚低減

1989年にラジカル窒素ドーピングによりZnSeのp型化が実現されたものの、p-ZnSeに対す るオーミック電極の作製は困難とされてきた。なぜなら、p-ZnSe 上に直接金属を蒸着すると 1eV 以上の障壁が形成されるからである[44]。多くの研究機関でこの障壁を低減するために 様々な金属および表面処理が試みられたが、いずれも表面準位の影響から 1eV 以上の障壁 が形成されオーミック接触を得ることができなかった[45]。また、この障壁幅を狭めトンネル確 率を高めるために有効アクセプタ濃度を増す研究が繰り返されたがp-ZnSeの最大有効アクセ プタ濃度は 10<sup>18</sup>cm<sup>-3</sup>前半しか得られず、トンネル効果によるオーミック接触も困難であった。そ のため、初期の ZnSe 系半導体レーザの閾値電圧は 15~20V に達し、素子劣化を引き起こす 一つの原因となっていた[17]。これらの問題を解決する手段の一つとして提案された電極が p-ZnSe/p-ZnTe 超格子電極(Superlattice electrode: SLE)であり、現在も p-ZnSe に対して唯 ーオーミック接触を示す半導体積層電極である。以下に超格子電極の原理を簡単に説明する。 p-ZnSe に比較的仕事関数が大きな Au などを直接蒸着しても 1eV 以上の障壁が形成される ため、まず金属と p 型 ZnSe の間に高濃度ドーピングが可能で金属との接触抵抗が低い p-ZnTe を設ける。しかし、p-ZnSe と p-ZnTe の価電子帯には 1eV 程度のバンドオフセット(電 位障壁)が存在し、オーミック性が得られない。そこで、この電位障壁を低減する方法として二 つの構造が提案された。一つは Fan らにより提案された構造で、p-ZnSe 層と p-ZnTe 層の間 に p-ZnSe/p-ZnTe 超格子(Superlattice: SL)の膜厚比を徐々に変化させ、擬似的な傾斜組成 変化層を用いた超格子電極である[26]。もう一つは、Hiei らにより提案された構造で、図 2.18 に示すように p-ZnSe と p-ZnTe の間に p-ZnSe の膜厚を一定に保ったまま p-ZnTe の膜厚を 調整した超格子層を設け、ZnTe 量子井戸内の量子準位の深さを連続的に形成し、共鳴トン ネル現象を起こり易くした超格子電極である[27]。いずれの構造もp-ZnTeとp-ZnSe間の障壁 をならし、ほぼ完全なオーミック接触を得ることが可能となった。これらの超格子電極により ZnSe 系半導体レーザの閾値電圧は 5V 以下まで低減され、また ZnSe 系化合物半導体を用い た新しい光デバイスの研究開発が可能となった[46]。

本研究で作製する ZnSe 系光検出器は pn 接合をベースとしているため、他の ZnSe 系デバ イスと同様、超格子電極が必要である。しかし、この光検出器は p 層上部より光を入射するた め、Fan や Hiei が提案した超格子電極構造ではこの部分での吸収損失が25%以上に達するこ とが予測される。そこで、本研究では超格子電極部分の光吸収損失を低減するため、層数が 少なくまた膜厚が薄くてもオーミック接触が得られる新しい共鳴トンネル型 p-ZnSe/p-ZnTe 超 格子電極を理論的に設計し、MBE 法で作製することにより、ZnSe 系光検出器専用の超格子 電極の実現を目指した。



#### (a) 超格子電極構造



#### (b) ポテンシャル形状

図 2.18 Hiei らが提案した共鳴トンネル型 p-ZnSe/p-ZnTe 超格子電極

#### 2.3.1 ZnSe/ZnTe のバンドオフセットの算出

超格子電極を設計する上で最も重要な ZnSe/ZnTe の価電子帯のバンドオフセット(ΔE<sub>v</sub>)は 970meV であると報告されている[47]。しかし、超格子の歪みや界面状態の影響により、この値 は目安としかならず正確に見積もる必要がある。

本研究では、n-GaAs 基板上に MBE によって成長した i-ZnSe(24Å)/i-ZnTe(9Å)×30 規 則超格子内の低温時(T=77K)の遷移エネルギーを反射光電変調分法(ER: Electro-Reflectance Spectroscopy)による実験値と有効質量近似シュレーディンガー方程式を有限要 素法により解いた理論解析結果を比較することでバンドオフセット決定した[48,49]。但し、超 格子部分に電界を加えるため、超格子とn-GaAs の間には n-ZnSe バッファー層を成長し、超 格子上部に半透明の Au、GaAs 基板下部には In をそれぞれ蒸着した。表 2.7に解析に用い た ZnSe および ZnTe の物性値を示す[50-53]。

|      | E <sub>g</sub> : 77K(eV) | m <sub>h</sub> * | m <sub>e</sub> * | ٤s   |
|------|--------------------------|------------------|------------------|------|
| ZnSe | 2.82                     | 0.81             | 0.15             | 9.25 |
| ZnTe | 2.39                     | 0.4              | 0.12             | 10.1 |

表 2.7 解析に用いた ZnSe および ZnTe の物性値

図 2.19に作製したサンプルの ER 測定結果を示す。図中の 2.8eV 付近に見られる強い信号は ZnSe バッファー層のライトホール遷移とヘビーホール遷移である。一方、微弱ではあるが 2.2~2.4eV 付近に規則超格子内の遷移エネルギー対応した信号が観測された。この信号から ER 法の原理に基づいた波形フィッティングを行った結果、遷移エネルギーは 2.25eV である ことが判明した。

次に、ZnSe/ZnTe の価電子帯のバンドオフセットをパラメータとして理論的に計算した規則 超格子内の遷移エネルギーを図 2.20に示す。遷移エネルギーはバンドオフセットの増加と共 に減少する傾向を示し、遷移エネルギーの実験値と最も良い一致示す価電子帯のバンドオフ セットは約 1.0eV であった。また、この時の伝導帯のバンドオフセットは 0.57eV であることが判 明した。これらの値は、公表されている ZnSe/ZnTe のバンドオフセットに近い値である。


図 2.20 遷移エネルギーと価電子帯のバントオフセット(ΔE<sub>v</sub>)の関係

## 2.3.2 p-ZnSe/p-ZnTe 超格子電極の設計

ZnSe 系光検出器に必要な超格子電極は超格子部分の層数が少なく、また層厚が薄いオーミック電極である。この構造を設計するために、本研究では超格子部分の空乏層幅が最も狭くなる超格子構造が最適な電極構造と仮定し、2.3.1 項で得られたバンドオフセットをもとにポテンシャル形状と量子井戸内の基底準位を次のような自己無頓着的な計算により検討を行った。但し、超格子電極構造は p-ZnSe の膜厚を一定に固定し、p-ZnTe の膜厚を p-ZnSe 薄膜側から p-ZnTe cap 層方向へ、第1量子井戸の膜厚をベース厚とし、ベース厚の1×、2×、3×、4×、5×の全 10 層とした(図 2.24)。また、理論解析には表 2.8の物性値を用いた。

表 2.8 超格子電極の理論解析に用いた ZnSe、ZnTe の物性値

|      | ε <sub>s</sub> | m <sub>h</sub> * | $N_A - N_D (cm^{-3})$ | E <sub>v</sub> -E <sub>F</sub> (eV) | $\Delta E_v(eV)$ |
|------|----------------|------------------|-----------------------|-------------------------------------|------------------|
| ZnSe | 9.25           | 0.81             | 5×10 <sup>17</sup>    | 0.095                               | 1.0              |
| ZnTe | 10.1           | 0.4              | $3 \times 10^{19}$    | 0                                   |                  |

ここで、量子井戸(p-ZnTe)が1層の場合の理論解析方法を以下に示す(図 2.21)。

- ポアソン方程式を解くことによって、量子井戸内の電荷密度: ρ1 に応じたポテンシャル形状を決定する。
- ② 有効質量近似シュレディンガー方程式を有限要素法により解き、ポテンシャル形状から量子井戸内の基底準位: E<sub>1</sub>と波動関数: φを求める。
- ③ 基底準位: Eと波動関数: φ から次の式を用いて量子井戸内のホール濃度: p を求め る。ただしa、b は量子井戸端の位置である。また D(E)は状態密度、f(E)はフェルミ分 布である。

$$p = \frac{\int_{a}^{b} \phi^{*} \phi \, dx}{\int_{-\infty}^{\infty} \phi^{*} \phi \, dx} \int_{E_{1}}^{\infty} D(E) f(E) dE$$
(2.4)

- ④ アクセプタ濃度から③で求めたホール濃度: p を引き、量子井戸内の新たな電荷密度: ρ<sub>2</sub>=-e(N<sub>1</sub>-p)を決定する。
- ⑤ この時点で初期の電荷密度: ρ<sub>1</sub>と新たに決定した電荷密度: ρ<sub>2</sub>の変動を調べる。
- ⑥ ⑤において $\rho_1 \neq \rho_2$ であった場合、電荷密度: $\rho_2$ を再び①に帰還する。

.

⑦ ⑤においてρ<sub>1</sub>=ρ<sub>2</sub>であった場合、その時のポテンシャル形状を最終的なポテンシャル形状とし、全体の空乏層幅と基底準位を解析結果とする。



図 2.21 自己無頓着法による超格子電極のポテンシャル形状の解析

次に、p-ZnSe 厚を 21Åに固定し p-ZnTe のベース厚を変化させた場合の空乏層幅と基底 準位の解析結果を図 2.22に示す。解析の結果、空乏層幅は p-ZnTe のベース厚を薄くする に従い減少する傾向を示し、1.2Åにおいて最も狭い 263Åとなった。しかし、1.2Å以下のベ ース厚では空乏層幅は逆に増加する傾向であった。基底準位は、p-ZnTe(井戸幅)を薄くする と徐々に上昇し、1.2Å以下では基底準位が急激に上昇している。これら 2 つの結果より、1.2 Åで空乏層幅が極小点を持つ理由を以下に示す。1.2Å以上のベース厚では基底準位が E<sub>F</sub> より深い位置に形成され、井戸内に高濃度のホールが閉じ込められることで井戸内の全電荷 がアクセプタ濃度より減少したか、もしくは電荷状態が反転したため空乏層幅が増加したと考 えられる。逆に1.2Å以下の量子井戸の場合、基底準位は E<sub>F</sub>以上に形成されるものの空乏層 内の全アクセプタ濃度が減少したため空乏層幅が増加したと考えられる。

続いて p-ZnTe ベース厚を 1.2 Åに固定し、p-ZnSe の膜厚を変化させた場合の空乏層幅と 基底準位を図 2.23に示す。p-ZnSe の膜厚の増減に対する空乏層幅の変化は p-ZnTe の増 減時より小さく、22 Å付近に極小点を持つことが判明した。これは、p-ZnTe と異なり p-ZnSe の 膜厚を変化させても基底準位が大きく変動しなかったためである。

これらの結果 p-ZnTe ベース厚が 1.2Å、p-ZnSe の膜厚が 22Åの全層厚 128Åのおいて 空乏層幅が 263Åともっとも狭くなり p-ZnSe 側への空乏化は 140Å程度に押さえられる結果が 得られた。しかし、1.2Åや 2.4Åは 1ML 以下の膜厚に対応するため実際の感覚とは異なって しまう。そこで、1.2Å(0.4ML)の p-ZnTeを 1MLの p-ZnSe<sub>0.6</sub>Te<sub>0.4</sub>、2.4Å(0.8ML)の p-ZnTeを p-ZnSe<sub>0.2</sub>Te<sub>0.8</sub> に置き換えて空乏層幅を計算した。ただし、超格子の全膜厚は変えないように ZnSe の膜厚を調整した。計算の結果、空乏層幅はベース厚 1.2Åで計算した場合とほぼ同じ 結果が得られた。これは、0.4MLの ZnTe と 1MLの ZnSeTe 井戸内に形成される基底準位が ほぼ同様のエネルギーレベルであったためである。よって、これまでの解析結果を実際に MBE 成長に応用できると考えられる。







図 2.23 超格子電極の空乏層幅および基底準位の p-ZnSe 厚依存性

## 2.3.3 MBE 成長による p-ZnSe/p-ZnTe 超格子電極の作製

解析結果をもとに表 2.9に示す超格子層を有するサンプル(図 2.24)を MBE 法により作製 し超格子電極の評価を行った。但し、最適化した構造はサンプル B で、サンプル B より p-ZnTe ベース厚を増した構造がサンプル A、p-ZnSe 厚を薄くした構造がサンプル C である。

実験は、約 1mm×2mm に劈開したサンプルの両端に電極間隔 80 µ m の Au を蒸着し、斜線部分を Br-メタノールエッチング液で除去した後に、I-V 測定により超格子電極のオーミック 性を測定した。

| サンプル | p-ZnTe 厚 (Å)               | p-ZnSe 膜厚(Å) |
|------|----------------------------|--------------|
| А    | 3.6, 7.2, 10.8, 14.4, 18.0 | 21.6         |
| В    | 1.2, 2.4, 3.6, 4.8, 6.0    | 21.6         |
| С    | 1.2, 2.4, 3.6, 4.8, 6.0    | 10.8         |

表 2.9 各サンプルの超格子構造

図 2.25に各サンプルの I-V 測定結果を示す。実験の結果、p-ZnTe のベース厚を低減した 場合、サンプル A は非オーミック性を示し、サンプル B ほぼ完全なオーミック性を示した。また、 サンプル B の接触抵抗は 300 Q、比接触抵抗は 1.5 Q cm<sup>2</sup>であった。一方、p-ZnSe の膜厚を 薄くしたサンプル C は非オーミック性に近づくことがわかった。これらの結果は解析結果とよい 一致を示している。つまり、空乏層幅を狭くした構造が最もオーミック性に近づき接触抵抗が 改善するという設計指針が正しかったことを示している。

これらの結果、全膜厚が126Å(p-ZnTe-base=1.2Å、p-ZnSe=21.6Åの5周期)の超格子電 極形成に成功した。これはHieiらが設計した超格子電極の60%程度の膜厚に相当し、光検出 器専用の超格子電極として十分応用可能なレベルであると考えられる。



図 2.24 超格子構造を最適化した超格子電極の構造図(サンプル B)





# 2.4 メサ加工によるリーク電流の低減と高電界動作

pin型 PD および APD は感度を向上させ高速応答を得るために素子を高電界動作(逆バイ アス動作)させる。しかし、エピタキシャル成長したサンプルを劈開のみでデバイス化した場合、 通電時に劈開面を伝う大きなリーク電流が発生し、高感度を得ることができない。そのため、光 検出器は一般に側面をエッチングにより除去し、メサ構造を形成する。

本研究では、ZnSe-pin型 PD および APD の側面リーク電流を低減するためにソフトエッチ ングが可能なウエットエッチングプロセスと微細加工が可能なドライエッチングプロセスによるメ サ加工を検討した。

#### 2.4.1 ウエットエッチングプロセスによる暗電流の低減

ウエットエッチングプロセスにおいて最も重要なことはエッチング液の選択である。エッチン グ液の選択を誤るとエッチング表面の荒れや汚染により、リーク電流が返って増加する。その ため、エッチング液として最低限必要な条件は表面が滑らかに削れ、またエッチング液が表面 から完全に除去できることである。本研究は ZnSe 系光検出器のエッチング液として、これらを 満足する Br-メタノールを選択しメサ加工を行った[54,55]。

実験に用いたサンプルは MBE 法により GaAs 基板上に作製した膜厚 2.5 µ mの ZnSe-pin 型フォトダイオード(Photodiode: PD)で、劈開面が全てエッチングされるように表面にマスクを 形成した。但し、マスクにはトリクレンで容易に溶解が可能なア・ピエゾンワックスを用いた。実 験は表 2.10の条件でワックス以外の ZnSe エピタキシャル薄膜を完全にエッチングにより除去 した後、表 2.11の条件で洗浄を行い、光学顕微鏡によるエッチング側面と素子の電流-電圧 測定(I-V 測定)を評価した。

| Etchant             | 0.25vol% Br-CH <sub>3</sub> OH |  |
|---------------------|--------------------------------|--|
| Etching temperature | 15°C                           |  |
| Etching time        | 13min                          |  |
| Etching rate        | ZnSe: $0.3 \mu$ m/min          |  |

表 2.10 エッチング条件

| 洗浄の条件 | 洗浄液   | 洗浄温度 | 超音波洗浄時間 |
|-------|-------|------|---------|
| А     | CUOU  | 15°C | 1min    |
| В     | CH30H |      | 10min   |

#### 表 2.11 エッチング後の洗浄の条件

図 2.26にエッチング後の側面写真(×2400)を示す。エッチングにより ZnSe エピタキシャル 薄膜が完全に除去され、更に GaAs 基板も 2.5 µm ほど削られている。エッチングされた GaAs 部分に注目すると、表面は滑らかに削れ鏡面にエッチングされていものの、エッチング速度は 一定でなくマスク付近が特に削れている。また、ZnSe と GaAs との境界部分が階段状になって いる。これらはエッチング液の流体によりマスク付近でもっとも反応が進み、更にマスクに対し て 2µm 程度内部までに等方性エッチングが行われたためだと考えられる。しかし、等方性エ ッチングが行われたが、ZnSe の側面は滑らかにエッチングされ、メサ構造が形成されている。

図 2.27にエッチング後の ZnSe-pin 型 PD の I-V 特性を示す。但し、比較のために劈開の みのサンプルも示す。劈開のみのサンプルは大きな暗電流が発生し、立ち上がり電圧は 0.5V 程度と低く、逆耐圧も 2V 程度である。これは劈開面を伝う大きなリーク電流が発生した為であ る。一方、エッチングを行った2つのサンプルはリーク電流が低減される傾向ではあったが、洗 浄条件 A のサンプルではリーク電流はそれほど改善されていない。これは、洗浄時間の不足 により側面の Br が完全に除去されず、そこを伝って電流が流れたためだと考えられる。そのた め、十分な洗浄を行った洗浄条件 B のサンプルはリーク電流が低減し、ZnSe のバンドギャップ に対応した立ち上がり電圧 2V が観測された。また耐圧も 5V 以上に上昇した。この 5V の逆バ イアスにおける i-ZnSe 層内の最大電界強度は 1.5×10<sup>5</sup>V/cm 相当し、素子の高電界動作が 可能となった。これより、Br-メタノールエッチング液はメサ加工に必要な円滑なエッチングとリ ーク電流の低減という二つの条件を満足することから、光検出器の加工に十分応用可能だと 考えられる。



図 2.26 Br-メタノールでエッチングしたサンプルの側面写真(x2400)



図 2.27 メサエッチング後の I-V 特性

## 2.4.2 ドライエッチングによるリーク電流の低減

ドライエッチングと一口に言ってもその方式は多種多様であるが、最も単純な方法はイオン 化した Ar などを高電圧により加速して固体表面に衝突させ、固体表面の原子あるいは分子を 飛散させるスパッタエッチングである。この方式はエッチング条件を選ぶことで、ウエットエッチ ングでは難しい、異方性エッチングが可能なばかりでなく、エッチング速度を自由に設定する ことができ、精密な加工が可能である。しかし、スパッタエッチングはエッチング面にダメージを 与えるため、ZnSe 系素子に応用できるかという問題がある。

本研究では表 2.12の条件でAr<sup>+</sup>スパッタエッチングによりZnSe系エピタキシャル薄膜のドラ イエッチングを行い、SEM 観察とPL(77K、Hg lamp: 365nm)測定によりエッチング後の表面状 態およびダメージについて検証した。実験サンプルには GaAs 基板上に MBE により作製した i-ZnSe、i-ZnS<sub>0.08</sub>Se<sub>0.92</sub>および ZnSe-pin 型 PD を用い、サンプルの表面にレジストマスクを形成 した。尚、本研究では『日本セラミック株式会社』の Ar<sup>+</sup>スパッタエッチング装置を使用させて 頂いた。

| Ar ガス流量   | 10sccm                  |  |
|-----------|-------------------------|--|
| マイクロ波放電電力 | 200W                    |  |
| 引き出し電圧    | 420V                    |  |
| 真空度       | $1 \times 10^{-4}$ Torr |  |
| エッチング温度   | 5℃(基板)                  |  |
| エッチング時間   | 4分                      |  |

表 2.12 ドライエッチングの条件

図 2.28にドライエッチング後の i-ZnSe、i-ZnSSe の表面 SEM 像を示す。また、SEM 像から 決定したエッチング厚及びエッチングレートを表 2.13に示す。実験の結果、エッチング後の 表面を比較すると、ZnSe は完全な鏡面であるのに対して ZnSSe の表面はわずかな凸凹が形 成されダメージを受けている。また、ZnSe はマスクに対してほぼ垂直にエッチングされているの に対し、ZnSSe はエッチング角度がやや鈍角で[111]方向にエッチングされている。エッチング レートを比較すると両サンプルとも 0.1 µ m/min 程度であるが、ZnSSe のエッチングレートが僅 かに速い。これらは ZnSe に S 原子が入ったことによって原子間の結合状態が部分的に変化し た為、エッチング速度が S 原子周辺のみ速くなったためだと考えられる。



図 2.28 ドライエッチング後の i-ZnSe 及び i-ZnSSe の表面 SEM 写真

| サンプル    | エッチング時間 | エッチング厚   | エッチングレート |
|---------|---------|----------|----------|
| i–ZnSe  | 4分      | 0.32 μ m | 800Å/min |
| i-ZnSSe | 4分      | 0.36 μ m | 900Å/min |

表 2.13 各サンプルのエッチングレート

次に、エッチング面のミクロなダメージを評価するために、77K での PL 測定を行った。図 2.29にエッチング前後のPLスペクトルを示す。ZnSe は励起子発光強度が若干減少したものの、 エッチング後明らかに deep 発光が減少し良好な結果が得られた。これは、SEM 観察なども考 慮して、エッチング面が比較的滑らかに削られたからだと考えられる。一方、ZnSSe はエッチン グ前に励起子発光が支配的であったのに対して、エッチング後では deep 発光が支配的となっ た。また、励起子発光が 10meV ほどレッドシフトしていることがわかる。これらの原因としては結 晶がダメージを受けた結果、結晶内に点欠陥が導入されたと予想される。

エッチングの結果 ZnSe は比較的鏡面で PL の結果からも結晶へのダメージが少ないと予想 されるため、実際に ZnSe-pin 型 PD にドライエッチングを応用した。実験の結果、エッチング後 に立ち上がり電圧が 1V 程度まで低下し、予想とは逆の結果が得られた。これは、エッチング により pn 接合が破壊されたことを示している。この原因としては、エッチングによって接合部分 に大量の欠陥を導入してしまったか、エッチング中かなり高温になったことが考えられる。よっ て、Ar<sup>+</sup>スパッタエッチングは ZnSe 表面を比較的滑らかにエッチングするものの、pn 接合にダメ ージを与えるため、現段階で光検出器に応用できないと考えられる。





## 2.5 まとめ

本章では ZnSe-pin 型 PD および APD の作製に必要不可欠な要素技術として、MBE 成長技術、p-ZnSe/p-ZnTe 超格子電極技術、メサエッチング技術について検討した。

はじめに、素子を形成するための MBE 成長技術の検討を行った。ZnSe-pin 型 PD を構成 する p-ZnTe (cap 層)、p-ZnSe/p-ZnTe SL (超格子層)、p-ZnSe (窓層)、i-ZnSe (光電変換層)、 n-ZnSe (バッファー層)それぞれの結晶品質の改善と伝導制御を行うため基板温度、分子線 強度、ドーピング制御、界面制御の最適化を行った結果、光検出器の作製に耐えうる結晶品 質および有効キャリア濃度が得られた。特に ZnSe-pin 型 PD の光電変換層である i-ZnSe は成 長条件を最適化した結果、結晶内の点欠陥が抑制され抵抗率 1.5×10<sup>5</sup>Ω cm(キャリア濃度 10<sup>11</sup>cm<sup>-3</sup> 代)の高抵抗で高品質なエピタキシャル薄膜を実現した。また、n-ZnSe バッファー層 の膜厚を最適化した結果、i-ZnSe 層内に導入されるマクロ欠陥(貫通転位)を 8×10<sup>6</sup>cm<sup>-2</sup>まで 改善した。これらにより、i-ZnSe 光電変換層は 100%に近い内部量子効率と暗電流を抑制でき る結晶品質であると考えられる。

次に、光電変換層上部での吸収損失を低減するために p-ZnSe/p-ZnTe 超格子電極の膜 厚低減と低接触化について検討を行った。自己無頓着法を用いた理論解析により超格子部 分に形成されるポテンシャル障壁幅(空乏層幅)を最も狭く、また超格子層厚をなるべく薄くす る構造を設計しMBE法により作製した結果、超格子層厚が126Åでもオーミック接触が得られ る超格子電極の形成に成功した。この膜厚は現在 ZnSe 系 LED に採用されている Hiei らが提 案した超格子電極層厚の 60%に相当し、この層における吸収損失を10%近く低減することが可 能な超格子電極である。

最後に、素子を高電界動作させるためのメサ加工をBr-メタノールによるウエットエッチングプロセスとAr<sup>+</sup>によるドライエッチングプロセスについて検討した。その結果、ドライエッチングでは 滑らかにエッチングが可能であるにも関わらず、結晶にダメージを与えてしまいリーク電流は 増加する傾向であった。一方 Br-メタノールによるウエットエッチングは表面を滑らかにエッチ ングし、かつリーク電流を大きく改善することに成功した。これにより、10<sup>5</sup>V/cm 以上の高電界 動作が可能となった。

以上により ZnSe-pin 型 PD や APD を作製するために必要な要素技術は確立されたと考えられる。

- 48 -

# 第3章 青-紫外光域高感度 ZnSe-pin 型 フォトダイオードの実現

## 3.1 はじめに

本章では、第2章で確立した素子作製の要素技術を用いて ZnSe-pin 型フォトダイオード (Photodiode: PD)を作製し、高感度化および実用化に向けた研究を行った結果を記述したも のである。章の前半は、作製した pin 型 PD の光吸収損失、反射損失、光電変換損失などの光 損失成分を実験的および解析的に決定し、この光損失成分を素子構造の最適化、反射防止 膜の形成、高電界動作などによって低減することで高感度化を検討した。章の後半は、高感 度化した光検出器の特性を他の半導体光検出器と比較し、また定量的な動作寿命試験を進 めることで青-紫外線光域 ZnSe-pin 型フォトダイオードの実用化を目指した。

# 3.2 ZnSe-pin 型フォトダイオードの光損失

pin型PDは基本的に入射されたフォトンを光電変換層(i層)とi層からキャリアの拡散長までの領域でキャリア(電子-正孔対)に変換し、外部回路へ光電流として供給する。この入射されたフォトン数に対する外部回路へ供給したキャリア数の比は外部量子効率 η<sub>ex</sub>(%)と呼ばれ、 実用化レベルは 80%以上とされている。この 80%以上の外部量子効率は光電変換領域および 光電変換領域以外の光損失成分を正確に把握し、それを低減することにより得られる。本研 究では MBE 法を用いて作製した ZnSe-pin 型 PD の外部量子効率と表面反射率の測定結果 および収集効率の理論解析をもとに光吸収損失、反射損失、光電変換損失などの光検出器 の光損失成分を決定した。

光損失決定のため作製した光検出器の構造を図 3.1に示す。サンプルは固体ソース MBE 法により n<sup>+</sup>-GaAs(100)基板上に作製した p-ZnSe(窓層)/i-ZnSe(光電変換層)/n<sup>+</sup>-ZnSe(バッフ アー層)の ZnSe-pin 型 PD で、p-ZnSe 上部には金属電極とのオーミック接触を得るために p-ZnTe(cap 層)と p-ZnSe/p-ZnTe 超格子(superlattice: SL)からなる超格子電極を形成した。



図 3.1 ZnSe~pin 型 PD の構造

上部金属電極はスポット状の Au(φ=0.5mm)を真空蒸着法により堆積し、裏面電極には In 電極を用いた。素子の大きさは約 1.5mm×1.5mm でリーク電流を低減するために Br−メタノー ルによりメサ構造を形成した。

サンプルの外部量子効率および反射損失は He-Cd レーザ光( $\lambda$ =442nm、10 $\mu$ W)および Xe ランプ(10 $\mu$ W)の分光光を $\phi$ =0.5mm 程度に絞り、入射角 $\theta$ =10° で測定した。但し、入射 光強度およびサンプルの反射光強度は Si-pin 型 PD により規格化した(図 3.2)。

#### 3.2.1 ZnSe-pin 型 PD の外部量子効率と反射損失

図 3.2にゼロバイアス・室温で測定した ZnSe-pin 型 PD と比較のためにSi-pin 型 PD の外 部量子効率スペクトルを示す。但し、この Si-pin 型 PD は市販されている、紫外線から可視光 域用光検出器である [9]。作製した光検出器は ZnSe のバンド端に相当する 460nm 付近から 300nm 付近まで感度を有し、青色~紫外線光域半導体光検出器として応用可能であることが 示された。しかし、この光検出器で得られた外部量子効率は、459nm のバンド端近傍で 37%、 400nm で 25%、350nm で 8%と短波長になるに連れて徐々に低下し、実用化レベル 80%以上 (Si-pin の約 2 倍)の 1/2~1/3 程度に留まっている。

そこで、この感度低下の原因を調べるために、光の損失成分として真っ先に考えられる表 面反射損失について検証した。図 3.3に入射角 10°、室温で測定した ZnSe-pin 型 PD の反 射損失スペクトルと比較のために ZnSe、ZnTe 単層膜の反射スペクトを示す。ZnSe-pin 型 PD の反射損失は青色から紫外線光域で 30~40%にも達し、この値は ZnSe より 10%程度高く、また 450nm 付近では ZnTe より数%ほど高い部分がある。これらの原因は、ZnSe-pin 型 PD が p-ZnTe(cap)/SL/p-ZnSe(window)という複雑な表面構造を有するため、表面部分の等価屈折 率が p-ZnSe 薄膜より増加したためだと考えられる。これらの結果、表面の反射損失は感度低 下を引き起こした要因の一つであることが判明した。

しかしながら、このサンプルの 400nm での外部量子効率が 25%、表面反射損失が 34%であ るので、残りの 41%のフォトンがどこかの層で失われていることになる。以下に、残りの 41%の光 損失成分を決定するため、光電変換層と光電変換層から上部層での光損失を検証した。



図 3.2 ZnSe-pin 型 PD と Si-pin 型 PD の外部量子効率



#### 3.2.2 i-ZnSe(光電変換層)の光電変換損失

i-ZnSe (光電変換層)は入射されたフォトンを電子-正孔対(キャリア)に変換し、キャリアを内 部電界によってp層およびn層までドリフトさせる領域である。そのため、i-ZnSe層には入射さ れたフォトンをすべてキャリアに変換し、キャリアを確実にpおよびn層まで供給することを要求 される。しかし、i-ZnSe 層の膜厚が ZnSe の光吸収係数に対して薄い場合、フォトンは i-ZnSe で吸収されず下部の n 層まで到達するため感度が低下する。また、たとえすべてのフォトンを 吸収しキャリアに変換したとしても、光電変換層内に多量の欠陥が存在する場合、生成された キャリアが欠陥に捕獲され、実効的なキャリアの発生率が低下する。この実効的なキャリアの 発生率を内部量子効率と呼び、光検出器の受光感度を決定する重要な要素である。一般に 光検出器の内部量子効率を正確に見積もることは困難であるが、外部量子効率および光電 流の入射光強度依存性を測定することで、内部量子効率についての知見を得ることが出来る。 それは、入射光強度を増すと欠陥がキャリアを捕獲しきれなくなり、外部量子効率が増加する からである。図 3.4および図 3.5にHe-Cdレーザ(λ=442m)の入射光強度を1μW~10mWま で変化させた場合の光電流および外部量子効率の測定結果を示す。入射光強度に対して 光電流はほぼ線形に増加し、4 桁以上のダイナミックレンジがあった。外部量子効率もこの領 域ではほぼ一定である。つまり、この入射光強度領域における内部量子効率は 100%に近いと 考えられる。このような100%に近い内部量子効率はundoped-ZnSeの成長条件を最適化して、 高品質な結晶が得られたからだと考えられる。

次にもう一つの問題点である、i-ZnSe でどれだけ光が吸収されているかを検証するために、 以下に簡単な実験と解析を行った。まず、i-ZnSe の膜厚が設計通りに作製されているかどうか を CV 測定により算出した。測定の結果、OV での容量が 232pF であったので、素子の有効面 積を 1.36mm<sup>2</sup>、ZnSe の誘電率を 9.25 とすると膜厚は 0.48  $\mu$  m となり、ほぼ設計通りであった。 次に、この膜厚を用いて、400nm~450nm 光域での光の吸収率を解析した。一般に入射され た光子の個数を P<sub>o</sub>、物質の吸収係数を $\alpha$ (cm<sup>-1</sup>)、膜厚を W(cm)、内部量子効率を $\eta$  int とする 物質内で実効的に吸収されるフォトン数 P は

 $P = P_0 \left[ 1 - \exp(-\alpha W) \right] \cdot \eta_{int}$ 

で現わされる。W=0.48×10<sup>-4</sup> cm、 $\eta_{int}$ =100%、ZnSe の吸収係数を 400nm で  $\alpha$ =1.3×10<sup>5</sup> cm<sup>-1</sup>、 450nm で  $\alpha$ =8.4×10<sup>4</sup> cm<sup>-1</sup>とすると、吸収率 P/P。は 400nm で 99.8%、450nm で 98.2%とほぼ完 全にこの層で吸収されている。但し、ZnSe の吸収係数は図 3.6に示す安達らが実験によって 求められた値を引用した[56].

これらの結果、i-ZnSe層でのフォトンからキャリアの変換率はほぼ100%で、外部量子効率の 低下に起因しないことが判明した。





#### 3.2.3 光電変換層上部での吸収損失

上記の検討より、光電変換層のフォトンからキャリアへの変換率はほぼ 100%であったことか ら、400nm での光損失の 41%は光電変換層の上部層で発生したことになる。しかし、高効率化 を実現するためにはこの最も大きな損失が光電変換層上部(p-ZnTe、SL、p-ZnSe)のどの層で どれだけ発生したかを決定する必要がある。以下に吸収損失、収集効率の解析的結果をもと に検討した各層の光損失成分を示す。

#### (a) p-ZnTe キャップ層および p-ZnSe/p-ZnTe SL 層の光吸収損失

p-ZnTe層(cap層)及びp-ZnSe/p-ZnTeSL層は光電変換層から離れた表面部分に位置す るため、これらの層で発生したキャリアが光電流に寄与するかという問題がある。そこで、図 3.7に示す ZnSe-pin型 PD のポテンシャルプロファイルを用いて考察する。光電変換層以外の 領域で生成された少数キャリアが光電流へ寄与するためにはキャリアが光電変換層まで拡散 しなければならず、一般にポテンシャルがフラットかもしくは光電変換層側へ傾いている必要 がある。しかし、SL 領域でポテンシャルの谷間が形成されているため、p-ZnTe および SL で電 子ー正孔対が生成されたとしても光電変換層までキャリアが拡散するとは考えられない。つまり、 p-ZnTe および SL はすべてが光の吸収損失になると考えられる。これが正しい考察であるかを 確かめるために、p-ZnTe の膜厚を変化させたサンプルを作製し、外部量子効率の測定を行 った。図 3.8に p-ZnTe の膜厚が 300Åと180Å のサンプルの外部量子効率を示す。p-ZnTe の膜厚を 300Å から 180Å に薄くした結果、外部量子効率が 400nm で 27%から 34%まで改善し た。この結果をもとに先ほどの考察を検証するため、膜厚に対する透過率の計算を行った。但 し、ZnTe の吸収係数は図 3.9に示す安達らの測定値を用いた[57]。ZnTe の吸収係数は 400nm で α=1.6×10<sup>5</sup>cm<sup>-1</sup>であるので、膜厚が 120Å ほど薄くなったことによって透過率は 1.21 倍になっているはずである。実験結果より、外部量子効率が 1.23 倍ほど増加していることから、 |解析結果と一致している。他の波長領域でも同様の解析を行った結果が図 3.8の(〇)である。 解析の結果、300nm~460nm の波長領域で実験結果と解析結果がよい一致を示し、p-ZnTe 層のすべてが光の吸収損失部分になるという定義が正しいことを示している。SL層に関しては 膜厚を変化させることが困難であるため実験による検証はできないが、同様に光吸収損失部 分と考えられる。

以上より、図 3.1のサンプルにおける p-ZnTe および SL の光吸収損失の解析結果を図 3.10に示す。解析の結果 p-ZnTe の損失は 400nm で 14%、SL の損失は 10%であった。また、 紫外領域で大きく感度が低下する原因の一つが p-ZnTe 層における吸収損失であることが判 明した。



図 3.8 p-ZnTeの膜厚を変化させた ZnSe-pin 型 PD の外部量子効率



図 3.10 p-ZnTe 層(cap 層)および SL 層(超格子層)の光吸収損失

#### (b) p-ZnSe 窓層での損失

これまでの解析によりp-ZnSe 以外のすべての光損失成分を決定した。よって、p-ZnSe の損 失は残り全てとなる。例えば、400nm での p-ZnSe の光損失を計算すると、外部量子効率は 24%、反射損失 34%、p-ZnTe の光吸収損失 14%、SL の光吸収損失 10%であるから 18%というこ とになる。他の波長についても同様に解析した結果が図 3.11である。解析の結果、p-ZnSe 層 での光損失は 10%~20%であることが判明した。そこで、p-ZnSe 領域の光損失の発生原因を検 証するため、これまで得られた p-ZnSe 上部での損失成分と外部量子効率より、量子効率スペ クトル(収集効率)の理論解析を行った。但し、本素子では i-ZnSe 層まででほとんどの光を吸収 する構造であるため、n 層での光の吸収はないものとした。

以下に収集効率の解析方法を示す。光の入射率を F、p-ZnSe の表面再結合速度 S<sub>n</sub> (cm/s)、p-ZnSe での電子の拡散長をL<sub>n</sub>(cm)、拡散定数をD<sub>n</sub>(cm<sup>2</sup>/s)、p-ZnSe の膜厚を  $x_p$  (cm)、i-ZnSe の膜厚を  $x_i$  (cm)、吸収係数を $\alpha_{ZnSe}$  (cm<sup>-1</sup>)するとそれぞれの領域の収集効率は以下の式で表わされることが知られている[58]。

p-ZnSe 領域の収集効率: η p-ZnSe

$$\eta_{p-ZnSe} = \frac{L_{n}\alpha_{ZnSe}F}{\alpha_{ZnSe}^{2}L_{n}^{2}-1} \left\{ \frac{\left(S_{n}L_{n}/D_{n}+\alpha_{ZnSe}L_{n}\right)-\exp\left(-\alpha_{ZnSe}x_{p}\right)}{S_{n}L_{n}/D_{n}\cdot\sinh\left(x_{p}/L_{n}\right)+} * \frac{\left[S_{n}L_{n}/D_{n}\cdot\cosh\left(x_{p}/L_{n}\right)\right]+\sinh\left(x_{p}/L_{n}\right)}{\cosh\left(x_{p}/L_{n}\right)} - \alpha_{ZnSe}L_{n}\exp\left(-\alpha_{ZnSe}x_{p}\right)\right\} \quad (3.1)$$

i-ZnSe 領域の収集効率: η<sub>i-ZnSe</sub>

$$\eta_{i-ZnSe} = F \exp\left(-\alpha_{ZnSe} x_{p}\right) \left[1 - \exp\left(-\alpha_{ZnSe} x_{i}\right)\right]$$

$$(3.2)$$

全体の収集効率はこれらの合計となり以下で表わされる。

 $\eta_{\text{total}} = \eta_{p-ZnSe} + \eta_{i-ZnSe}$ (3.3)

但し、光の入射率 F は図 3.3で得られた表面反射損失と図 3.10の p-ZnTe と p-ZnSe /p-ZnTe SL 層での光吸収損失を差し引いたものとなる。また、ZnSe-pin 型 PD における表面 再結合速度 S<sub>n</sub>の定義は SL/p-ZnSe 界面部分の界面再結合速度となる。ここで、拡散長 L<sub>n</sub>と 拡散定数 D<sub>n</sub>のデータは山口らによって EBIC (Electron Beam Induced Current)法と Hall 測定 で求められた値を用い、また ZnSe の吸収係数は図 3.6の安達らのデータを用いた[59]。

図 3.12に界面再結合 S<sub>n</sub>および p-ZnSe の膜厚 x<sub>p</sub>をフィッティングパラメータとした収集効率 の解析結果を示す。ここで、実線が実験データ: $\eta_{ex}$ (●)が p-ZnSe 層への光の入射率、(〇) が全収集効率: $\eta_{total}$ 、(▲)が p-ZnSe の収集効率: $\eta_{p-ZnSe}$ 、(△)が i-ZnSe 層の収集効率: $\eta_{t-ZnSe}$ に対応している。

解析の結果、表 3.1のデバイスパラメータを用いた場合、実験結果と解析結果が良い一致 を示した。





| L <sub>n</sub> (cm) | $D_n (cm^2/s)$ | S <sub>n</sub> (cm/s) | $x_p (\mu m)$ |
|---------------------|----------------|-----------------------|---------------|
| $6 \times 10^{-5}$  | 7.8            | $5 \times 10^{6}$     | 0.12          |

表 3.1 計算に用いたデバイスパラメータ

ここで、p-ZnSe での変換損失は(●)と(○)の差に相当し、400nm 付近で 20%程度になる。この 大きな変換損失が発生した原因は次の二つだと考えられる。1つは 5×10<sup>6</sup>cm/s という界面再 結合速度である。この再結合速度は他の半導体と比較しても 1~2 桁程度大きな値となってい る。この界面再結合速度が大きな値となった原因は p-ZnSe/p-ZnTe SL 内の p-ZnTe と p-ZnSe の格子不整合(7%)によって発生した多量の欠陥のためだと考えられる。二つ目は 6× 10<sup>-5</sup>cmという拡散長である。この拡散長も他の化合物半導体と比較しても一桁程度小さな値で、 山口らのデータによれば p-ZnSe 内の電子のライフタイムが 0.5ns 程度であることが原因とされ ている[59]。つまり、窒素ドープの p-ZnSe の結晶品質がそれほど高くないことを示している。こ れらの結果、p-ZnSe 層の光電変換損失を増加させている原因は大きな界面再結合速度と短 い拡散長であることが決定されたが、界面再結合速度を抑制するために超格子電極を改良し、 拡散長を改善するために MBE 成長条件をさらに最適化することは難しいため、他の方法によ って外部量子効率を改善する必要がある。しかしながら、このサンプルの外部量子効率は i-ZnSe 層の寄与がほとんどなく、変換効率が悪い p-ZnSe の寄与が支配的であることが量子効 率低下の原因と考えられる。つまり、p-ZnSe の吸収率を下げて i-ZnSe 層に入射するフォトン 数を増せば外部量子効率の改善につながると言える。

#### (e) p-ZnSe から i-ZnSe への窒素の拡散

収集効率の解析より、p-ZnSe 層が設計よりも 200Åほど厚い場合、実験結果と解析結果が 一致した。このことを検証するために、ZnSe-pin型 PD を逆バイアス動作させた時の外部量子 効率および C-V 測定を行った。図 3.13に逆バイアス動作させた時の外部量子効率の変化を 示す。外部量子効率は 400nm で 24%(0V)から 27%(10V)へ向上し、10V 以上での効率の変化 は観測されなかった。この結果を先ほどの収集効率の解析に適応すると、p-ZnSe の膜厚が 1200Åのとき(〇) 0V のデータと一致し、900Åのとき(△) 10V の結果と一致した。次に C-V 測 定結果を図 3.14に示す。容量が逆バイアスに対して減少傾向を示し、6V 以上で飽和してい る。容量変化を膜厚に換算すると 280Å に対応し、理論解析結果とよい一致を示した。これら の結果は、p-ZnSe 層からi-ZnSe 層へドーパントの窒素が 200Åほど拡散しため、p-ZnSe が設 計より 200Åほど厚くことが原因であると考えられ、外部量子効率の低下を引き起こした最後の 要因である。



## 3.3 光損失成分の低減による外部量子効率の改善

図 3.1の ZnSe-pin型 PD の外部量子効率は 400nm で 24%、459nm で 37%に止まっていた。 その原因を外部量子効率、表面反射損失測定および収集効率の理論解析などにより検証した結果、次の 5 つが要因であった。

① 表面反射損失

② p-ZnTe 層での光吸収損失

③ p-ZnSe/p-ZnTe 超格子層での光吸収損失

p-ZnSe 層の光変換損失

⑤ p-ZnSe からi-ZnSe 層への窒素の拡散による p-ZnSe の膜厚の増加 本研究では、これらの光損失成分を低減し外部量子効率の改善をするため、光電変換層 (i-ZnSe 層)上部層の構造最適化、高電界動作、表面反射防止膜の形成を検討した。但し③ の超格子層は構造の改良がこれ以上困難なため改善は行わなかった。

#### 3.3.1 光電変換層上部の構造最適化による光損失の改善

(a) p-ZnSe 窓層の膜厚の最適化

図 3.1の ZnSe-pin型 PD での外部量子効率低下の一つは 5×10<sup>6</sup> cm/s の界面再結合速度 と 0.6 µ m の拡散長により変換率が 20%ほど低下した p-ZnSe 層の外部量子効率への寄与が 支配的であることが原因だった。これらの問題は p-ZnSe 層の光の吸収量を低減し i-ZnSe 層 へ入射する光を増加させることで解決でき、以下の方法が考えられる。

① p-ZnSe をワイドギャップ化する

p-ZnSeの膜厚を低減する

①に関しては p-ZnSe をワイドギャップ化させるために Mg や S を添加するとキャリア濃度が低下し、pn 接合を形成するための膜厚が増加するので解決策とはならない。よって、②の p-ZnSeの膜厚の低減による外部量子効率の改善が最良であると言える。そこで、p-ZnSeの膜厚を 0~1000 Åまで変化させて外部量子効率の変化を比較した。

図 3.15にゼロバイアス、室温で測定した、p-ZnSe の膜厚が 0、400、1000Åの外部量子効率を示す。p-ZnSe を 1000Å から 400Å に薄くした結果、外部量子効率が 400nm で 24%から 34%へ、459nm で 37%から 47%へ、約 10%改善された。これは、p-ZnSe を薄くしたことにより p-ZnSe 層での光吸収損失が減少した結果、光電変換層(i-ZnSe 層)へ入射するフォトン数が 増加したためである。



図 3.15 p-ZnSeの膜厚に対する ZnSe-pin 型 PD の外部量子効率の比較

しかし、膜厚を0Åにした場合、量子効率がほぼ0になってしまった。この原因はp-ZnSe層が なくなったことにより超格子部分が空乏化してしまったため、キャリアが超格子内の大量の欠陥 に捕獲されキャリアのほとんどが消滅してしまったか、超格子自体がポテンシャル障壁になっ てしまい電流の妨げになっているかである。いずれにしても、p-ZnSe は必要であり、損失を完 全に0にすることはできない。そのため、どこまで薄くできるかが重要となる。そこで p-ZnSe の 最適な膜厚を以下に検討する。p-ZnSe は超格子電極側とi-ZnSe 層側から空乏化を受け、そ れぞれの層に電荷を提供することで障壁を形成している(図 3.7)。そのため、p-ZnSe の膜厚 が空乏層幅より狭い場合、超格子層から i-ZnSe までが完全に空乏化してしまうため、p-ZnSe の膜厚を 0Åにしたように大きな感度低下を引き起こす。よって、最適な p-ZnSe の膜厚は、 p-ZnSe が完全に空乏化しない膜厚とすると、超格子電極側からの空乏化は約 140Å、i-ZnSe 側からの空乏化は約 50Åになるので 190Å以上ということになる。

#### (b) p-ZnTe キャップ層の膜厚の最適化によるの外部量子効率の改善

p-ZnTe 層(cap 層)は光吸収損失の解析より光電変換領域として働かず、すべてが光吸収損 失部分となることが判明した。よって、p-ZnTe 層を設けないことが最良であると考えられる。そ こで、p-ZnTeの膜厚を300Åから極端に薄くした p-ZnTe=20Åまでのサンプルの外部量子効 率を実験的におよび解析的に検証した。但し、実験値は $\lambda$ =400nm(10 $\mu$ W)で測定した。また、 解析方法は p-ZnTe=300Åの外部量子効率を基準としたときの p-ZnTe を薄くしたことによる透 過率の増分を解析値とし、p-ZnTe の吸収係数には 1.6×10<sup>5</sup> cm<sup>-1</sup>を用いた。

図 3.16に ZnTe の膜厚に対する外部量子効率の実験結果および解析結果を示す。但し、 実線が計算結果、(●)が実験結果である。p-ZnTe の膜厚を薄くしていくと、外部量子効率が 改善され 50Åで44%が得られた。しかし、外部量子効率は膜厚 50Åでピークをもち、20Åでは 逆に低下している。そこで、この原因を検討するために、外部量子効率の入射光強度依存性 を測定した。図 3.17に He-Cd レーザ(λ=442nm)の入射光強度を変えたときの外部量子効率 を示す。図より入射光強度に対して、量子効率が減少傾向であることが判明した。光検出器に おいて入射光強度に対して外部量子効率が低下する原因としては、内部の直列抵抗による 電圧降下が発生したためだと考えられる。それは、入射光強度を上げていく、つまり光電流が 増加すると直列抵抗部分によって素子に対して順バイアスが発生し、電流がダイオード側を 流れ外部回路に電流が流れないからである。この直列抵抗の発生原因は p-ZnTe を薄くした ことにより、Au との接触抵抗が増加したためだと考えられる。つまる、あまりにも p-ZnTe を薄く すると Au との接触抵抗が増加するため、逆に量子効率が落ちるという結果になった。よって、 50Å 程度が接触抵抗の影響を受けない膜厚の限度であると考えられ、p-ZnTe の最適な膜厚 が 50 Åであることが判明した。



図 3.16 p-ZnTeの膜厚に対するの外部量子効率の実験値と解析結果



図 3.17 p-ZnTe cap 層厚が 20Åの ZnSe-pin 型 PD の外部量子効率入射光強度依存

ここで、図 3.16の p-ZnTe=50Å では実験データが解析結果を上回っていることが判明した。 これは p-ZnTe を薄くした結果、吸収損失の低減とは別に量子効率を改善する働きをしている ことを示している。そこで、表面の反射損失に注目し実験を行った。図 3.18に p-ZnTe を薄く した場合の反射損失を示す。p-ZnTe の膜厚が 180 Å以上では 400nmでの反射損失が 33~ 34%であったが、p-ZnTe を 50 Åへ薄くした結果、反射率が 26~27%に低下した。これは、 p-ZnTe の膜厚が減少したことにより等価屈折率が減少したためだと考えられる。よって、図 3.16の実験データと解析結果のズレは反射損失が低下したため発生したことが判明した。

#### 3.3.2 逆バイアスによる光検出器の高感度化

ZnSe-pin型 PD における最後の損失成分は p-ZnSe からの窒素拡散による p-ZnSe の膜厚 の増加であった。これを改善する方法は、p-ZnSe を薄くするか逆バイアス動作させるかである。 膜厚の削減に関しては作製出来る限度であったので逆バイアスによりこの損失成分を改善す る。

図 3.19に光電変換層上部の構造を最適化した ZnSe-pin 型 PD(p-ZnTe cap=50Å, p-ZnSe /p-ZnTe SL=126Å, p-ZnSe=200Å)に逆バイアス 0~15V を印加した場合の外部量子効率を 示す。図中の 460nm(バンド端)付近で見られる基礎吸収端の長波長シフトはフランツケルディ ッシュ効果と呼ばれ、電界強度が 1×10<sup>5</sup>V/cm 以上から現れる現象である。これより ZnSe-pin 型 PD が十分に逆バイアス動作されていることが立証された。400nm の外部量子効率は 0V で 46.5%であったが、15V 印加すると 53%に達した。また、455nm で最大外部量子効率 63.4%を観 測した。これらの結果をもとに 15V 印加時の収集効率の解析結果を図 3.20に示す。収集効 率の解析より、p-ZnSe=100Å の場合実験値と最も良い一致を示した。また、超格子電極及び 反射損失を考慮した p-ZnSe 上部の入射光強度 F(破線)と全収集効率  $\eta_{total}$  (〇)を比較すると 差はほとんどなく、この素子の p-ZnSe における変換損失は 1%未満となった。最後にこの素子 の逆バイアス 15V におけるすべての光損失を図 3.21に示す。解析の結果、構造上の損失 (p-ZnSe 及び超格子電極の損失)は 400nm で合計 20%まで抑制された。残りの大きな損失は表 面反射損失の 26%のみとなった。



図 3.19 構造を最適化した ZnSe-pin 型 PD の逆バイアス動作による量子効率の改善






図 3.21 構造を最適化し、逆バイアスを 15V 印加した ZnSe-pin 型 PD の表面光損失

## 3.3.3 表面反射防止膜の形成

半導体材料はそれの持つ屈折率に応じ、必ず入射光が表面で反射される。光検出器において入射光の表面反射はすべて損失となってしまい高感度を得るためには表面の反射損失 を低減する必要がある。表面反射を抑える方法はいくつかあるが、最も簡単な方法は入射光 の波長  $\lambda$  に対する 1/4 波長膜 [厚さ= $\lambda/(4n_1)$ ]の誘電体薄膜(屈折率  $n_1$ )を受光面に設けるこ とである。しかし、ZnSe 上の反射防止膜の研究は太陽電池等で行われてきたが、超格子電極 上(p-ZnTe/SL/p-ZnSe)へ応用した報告はない。

本研究では ZnSe-pin 型 PD の反射率より等価屈折率を決定し、その等価屈折率を用いて 反射防止膜材料および膜厚をシミュレーションにより決定した。次に、電子線蒸着法を用いて 誘電体薄膜を蒸着し、膜の均一性、表面の反射損失の変化と外部量子効率の変化および蒸 着によるダメージを検証した。

### (a) 反射防止膜の原理

実用的な半導体の表面における反射率は、波長依存性はあるものの、通常 30%~50%である。この反射率を低減する誘電体などの薄膜を反射防止膜という。反射防止膜の簡単な原理 を以下に示す。いま、空気、反射防止膜、半導体の屈折率をそれぞれ n<sub>2</sub>、n<sub>1</sub>、n<sub>0</sub>、反射防止膜 の厚さを d とすると、反射率Rは次の式で表される[60]。

$$R = \frac{r_1^2 + r_2^2 + 2r_1r_2\cos\theta}{1 + r_1^2r_2^2 + 2r_1r_2\cos\theta}$$
(3.4)

$$r_1 = \frac{(n_0 - n_1)}{(n_0 + n_1)}, \quad r_2 = \frac{(n_1 - n_2)}{(n_1 + n_2)}, \quad \theta = \frac{4\pi n_1 d}{\lambda}$$
 (3.5)-(3.7)

上式より、反射防止膜の厚さが波長の 1/4 のとき、つまり、 $d=\lambda/(4n_1)$ において反射率が最小になる。この条件における反射率  $R_{min}$ は

$$R_{\min} = \left[\frac{(n_1^2 - n_0 n_2)}{(n_1^2 + n_0 n_2)}\right]^2$$
(3.8)

となる。反射率が0となる条件は上式より反射防止膜の屈折率が

$$n_1 = \sqrt{n_0 n_2}$$
 (n\_0 = 1) (3.9)

のときである。

## (b) 等価屈折率の決定

反射防止膜の設計をするためには半導体の屈折率が必要となる。しかし、ZnSe-pin型 PD の表面部分は超格子電極(p-ZnTe/SL/p-ZnSe)を設けているため、どの程度の屈折率になる か予測がつかない。そこで本研究では、光検出器の表面反射率より等価屈折率を決定した。 反射率と屈折率の関係は一般に次式で表わされる。

$$R = \left(\frac{n-1}{n+1}\right)^2 \tag{4.10}$$

上式に図 3.18の p-ZnTe=50Åの反射損失を代入すると屈折率は図 3.22で表わされる。計算の結果 ZnSe-pin 型 PD の等価屈折率は青~紫外線光域で 2.8~3.3 であった。

### (c) 反射防止膜の設計

ZnSe-pin型PDの屈折率は、図 3.22より青-紫外線光域で2.8-3.3であるので、式(3.9)から 反射防止膜として必要な屈折率は 1.6~1.8 ということになる。そこで、表 3.2に示す 3 種類の 反射防止薄膜(誘電体薄膜)について反射損失の理論検討を行った。ただし、反射損失は 400nm で最小となるように膜厚を設定し、誘電体の屈折率は文献値を用いた[61,62]。図 3.23 に各反射防止膜の反射損失のシミュレーション結果を示す。解析の結果、400nm の反射率は SiO<sub>2</sub>膜で約 4%まで、Al<sub>2</sub>O<sub>3</sub>および、SiN では 1%以下まで反射率を低減することが可能だと考え られる。

|                                | 屈折率  | 膜厚(Å) | R <sub>loss</sub> :400nm (%) |
|--------------------------------|------|-------|------------------------------|
| SiO <sub>2</sub>               | 1.46 | 680   | 3.5                          |
| Al <sub>2</sub> O <sub>3</sub> | 1.77 | 560   | 1.6                          |
| Si <sub>3</sub> N <sub>4</sub> | 2.00 | 510   | < 0.1                        |

表 3.2 反射防止膜の理論解析





## (d) SiO<sub>2</sub>反射防止膜の形成による反射損失の低減

理論解析結果をもとに ZnSe-pin 型 PD 上に電子線蒸着法を用いて反射防止膜の形成を行った。サンプルは構造を最適化した ZnSe-pin 型PDを用い、反射防止膜としては他の研究でも使用頻度が高くまた解析より反射損失を 5%以下まで低減可能な SiO<sub>2</sub>を選択した。表 3.3に電子線蒸着法の蒸着条件を示す。なお、SiO<sub>2</sub>堆積膜の膜厚は段差計を用いた。

| ターゲット | SiO2      |
|-------|-----------|
| 電子線   | 6KeV、30mA |
| 基板温度  | RT        |
| 真空度   | 5×10⁵Torr |
| 堆積膜   | 780Å      |
| 堆積速度  | 5Å/s      |

表 3.3 電子線蒸着法の蒸着条件

図 3.24にZnSe-pin型PD上に反射防止膜としてSiO<sub>2</sub>を付加した場合の表面反射損失の実験 値(実線)および解析結果(〇)を示す。実験結果より、反射防止膜無しの素子(ベアチップ)では 400nm付近での反射損失は約26%であるが、反射防止膜としてSiO<sub>2</sub>を780Å付加することによ り約5%まで反射損失が低減された。また、シミュレーション結果と実験結果はよい一致を示し、 反射防止膜のシミュレーション結果が正しいことを示している。

## (e)反射防止膜形成による外部量子効率の改善とダメージ

図 3.25に逆バイアス15Vを印加し、室温で測定したSiO2膜堆積前後の外部量子効率の測定結果を示す。反射防止膜としてSiO2を780Å表面に形成した結果、外部量子効率が400nmで53%から64%に、また455nmでは78%まで量子効率が10%近く向上した。この結果455nmでは実用化レベルである約80%の外部量子効率を実現した。しかし、図3.24の反射損失測定結果と外部量子効率の向上率とを比較すると4%程度外部量子効率が改善されていないことが判明した。そこで、この4%の損失を検討するため、面内の外部量子効率測定を行った。



図 3.24 反射防止膜 SiO<sub>2</sub>を付加した ZnSe-pin 型 PD の反射損失



図 3.25 反射防止膜(SiO<sub>2</sub>=780Å)付加時の外部量子効率

図 3.26に、He-Cd レーザ(λ=442nm)をφ=0.2mm まで絞って測定した面内の外部量子効率変化を示す。但し、図の0点はAuとの境界である。実験の結果、面内における外部量子効率の変化は観測されず、反射防止膜はほぼ均一に形成されている。この結果、外部量子効率が理論値通り改善されなかった理由は表面の平坦性の問題ではなく、SiO<sub>2</sub>の結晶品質に問題があり膜厚 780Åの SiO<sub>2</sub>内で約4%の光を吸収してしまったためだと考えられる。この結晶品質の悪化は、SiO<sub>2</sub>を室温で堆積したことが原因だと考えられ、今後、堆積条件の検討が必要となる。

次に、電子線蒸着法によるSiO₂膜堆積によるダメージを評価した。図 3.27に暗状態の逆方 向 I-V 特性を示す。実験の結果、暗電流は悪化するどころか、むしろ若干改善している。これ は電子線蒸着法による膜の堆積では結晶にダメージを与えないことを示している。また、暗電 流が僅かに改善した理由は、SiO₂による側面の不活性化効果であると考えられる。

以上より、電子線蒸着法による SiO₂膜の形成は不完全であるが、量子効率を 10%程度改善可能なことから反射防止膜として有効である。今後、反射防止膜の堆積条件を検討し、更に最適化した膜厚を用いることで 70%以上の外部量子効率が可能であると考えられる。







図 3.27 SiO<sub>2</sub> 膜形成による I-V 特性の変化

# 3.4 高感度青-紫外光域 ZnSe-pin型 PD の特性

これまで行ってきた研究によって、外部量子効率が 65~80%の高感度青-紫外光域 ZnSe-pin 型 PD を実現した。ここでは高感度化した光検出器 (図 3.28)の特性を他の光検出 器と比較検討し、また素子の応答速度測定と劣化試験より実用化に向けた研究を行った。

### (a) 外部量子効率

図 3.29に ZnSe-pin、ZnMgSSe-pin、Si-pin、GaN-pin型 PD の外部量子効率の比較を示す [8,19,63]。ZnSe-pin型 PD の外部量子効率は青色領域(λ=455nm)で78%、次世代 DVD の波 長帯である紫色(λ=400nm~420nm)では65%、紫外線帯(λ=350nm)では43%であった。これを 他の短波長用光検出器と比較すると、400nm~455nmで Si-pinの1.3 倍~2 倍、ZnMgSSe-pin の1.5~4 倍、350nm 付近でも GaN-pinの3 倍に達し、外部量子効率は青-紫外光域で世界ト ップレベルである。400nm 付近での外部量子効率は65%以下に留まっているが、反射防止膜 材料および膜厚を最適化することにより、70%以上の外部量子効率が期待される。よって、 ZnSe-pin型 PD は青-紫外光域光検出器として高いポテンシャルを有することが証明された。

#### (b)暗電流の比較

次に GaN-pin、Si-pin との暗電流の比較を行った結果を図 3.30に示す[8, 64]。ZnSe-pin 型 PD の暗電流は同じワイドギャップ半導体の GaN と比較すると三桁近く改善されたが、Si と 比較すると一桁大きいことが判明した。本来、Siよりバンドギャップが大きいZnSeは、理想的に はSi以下の暗電流になるはずである。そこで、ZnSe-pinの暗電流発生原因を以下に検討する。 一般に暗電流の発生は活性層中でのマクロおよびミクロ欠陥による発生電流、側面のリーク 電流、トンネル電流が原因である。この内、トンネル電流はZnSeがワイドギャップ半導体である ため発生しにくく、また側面のリーク電流はメサ加工により低減され、さらにi-ZnSe 中のミクロケ 陥は成長条件の最適化により10<sup>11</sup>cm<sup>-3</sup>以下まで低減されたことから、これらは暗電流への寄与 は小さいと考えられる。よって 10<sup>-8</sup>A/cm<sup>2</sup> 以上の暗電流の発生原因は光電変換層内に導入さ れた8×10<sup>6</sup>cm<sup>-2</sup>以上のマクロ欠陥(貫通転位)のためだと考えられる。そこで、マクロ欠陥による 暗電流が支配的な図 3.30の GaN-pin(貫通転位 10<sup>8</sup>~10<sup>10</sup>cm<sup>-2</sup>)と ZnSe-pin を比較すると、 GaN よりマクロ欠陥が 2~3 桁改善したことにより、暗電流が 3~4 桁改善されている。 つまり、 Si-pin 以下の暗電流を得るためには光電変換層内のマクロ欠陥を 10°cm<sup>-2</sup>以下まで改善する ば良いことになる。本研究で作製した ZnSe-pin は GaAs 基板との格子不整合率が 0.27%存在 するため、マクロ欠陥が10<sup>7</sup>cm<sup>-2</sup>まで達してしまったが、GaAsと格子整合が可能なZnSSe3元 混晶を光検出器に導入することで、この問題は解決可能だと考えられる。



図 3.28 構造を最適化した ZnSe-pin の構造図



図 3.30 pin 型 PD の暗電流の比較

### (c) 開放端電圧の比較

本来、pin型 PD は逆バイアス動作させるため、開放端電圧について議論されることはない が、ZnSe はワイドギャップ半導体であるため開放端電圧の増加が観測された。図 3.31に開放 端電圧の入射光強度依存性を示す。測定の結果を比較すると、Si-pin型 PD はバンドギャップ が 1eV 程度であるので、入射光強度に対して開放端電圧は直ちに飽和し、電圧も 0.2~0.3V 程度に止まっている。一方 ZnSe-pin型 PD は、開放端電圧が 1.7V 以上を示し、Si と比較する と 5 倍程度大きい。また、Si より高い入射光強度で飽和している。これらの結果を、pin型 PD に応用することはできないが、例えば順方向バイアスを印加して使用されるフォトトランジスタ に応用することで他の素子以上の特性が期待される。

### (d) ZnSe-pin 型 PD の光応答速度

pin型 PD は高い外部量子効率と高速応答が必要である。ここでは光検出器の応答速度(応答時間)を測定した結果を示す。応答速度の測定にはパルス幅 1~2nsec の N<sub>2</sub>パルスレーザー( $\lambda$ =460nm)を使用した。測定は負荷抵抗 1k $\Omega$ を使用し、オシロスコープにより観測した。但し、素子容量は 174pF である。

まず素子容量 C と負荷抵抗 R を用いて理論的な応答時間を検討する。一般に C および R を用いると応答時間 t は t=2.2CR で表わされる[65]。よって、理論的には 0.38  $\mu$  s が得られる はずである。次に ZnSe-pin 型 PD の光応答時間の測定結果を図 3.32に示す。一般に応答時 間はパルスピーク時の 90%~10%までの時間で表わされ、実験結果より応答時間は 0.5  $\mu$  s で あることが判明した。しかし、この値は理論的に計算した応答時間 0.38  $\mu$  s と一致しない。この 結果のずれは、抵抗の見積もりが間違っていることを示している。そこで、理論的に 0.5  $\mu$  s の 応答時間が得られる抵抗値を計算したところ、1.3k Q であることが判明した。つまり、負荷抵抗 とは別に 300 Q の直列抵抗が存在していることを示している。これは、Au/p-ZnTe/SL における 接触抵抗が原因だと考えられ、接触抵抗の低減が応答時間改善の一つの課題と考えられる。

次に実験的に得られた応答時間 t より応答速度(遮断周波数)f を計算すると、一般にパルス 光を入射した場合 f=0.35/t で表されるので f=700kHz であることが判明した。光検出器の実用 化レベルは 100MHz 程度であるので応答速度は 1/100 程度までしか達していない。この原因 は先ほど示した接触抵抗のほかに 174pF という大きなキャパシタンスのためだと考えられる。 本研究で作製可能な素子直径は数 mm 程度であるため、実用化されている光検出器の面積 の 100~10000 倍程度大きい。よって、作製した ZnSe-pin 型 PD の応答速度は CR 時定数の キャパシタンスにより大きく低下しているが、素子を微小化すれば 100MHz 以上の高速応答も 可能だと考えられる。



図 3.31 pin 型 PD の開放端電圧の比較



図 3.32 ZnSe-pin 型 PD の応答速度

## (e) ZnSe-pin 型 PD の動作寿命

ZnSe 光デバイスの最大の問題は動作寿命である。ZnSe ベースのLD やLED はp-ZnMgSSe クラッド層および活性層中で増殖するミクロ欠陥により素子の寿命はLD で 500 時間、LED で は2000 時間程度に止まっている[66, 67]。これらの光デバイスは活性層もしくはp-ZnMgSSeク ラッド層に少数キャリアを注入することで、ミクロ欠陥が生成され素子劣化が起こると考えられ ている。しかし、活性層内でキャリアを生成する受光デバイスでも同様の劣化が起こるかという 問題がある。

本研究では、作製した ZnSe-pin 型 PD の素子劣化試験に対する暗電流、外部量子効率の 変化とp-ZnSe 窓層内のミクロ欠陥濃度の変化を測定することで素子の動作寿命(安定性)につ いて検証した。但し、素子劣化試験は室温、暗状態で逆バイアス 20V を印加し続けた状態で 行い、ミクロ欠陥の検出には DLTS (Deep Level Transient Spectroscopy)法、外部量子効率の 測定には He-Cd レーザ( $\lambda$ =442nm)を用いた。

図 3.33に 80 時間まで劣化試験を行った ZnSe-pin 型 PD の暗電流と外部量子効率の変動 を示す。暗状態で劣化させた場合、外部量子効率に大きな変動は観測されなかった。また、 暗電流は悪化するどころかむしろ改善する傾向であることが判明した。これは初期エージング 効果だと考えられる。

次に劣化時間に対する p-ZnSe 層中の H1 欠陥濃度の変化を DLTS 法により測定した。また、同素子を順バイアス動作させた場合の変化も示す。但し、H1 欠陥は窒素に関連した複合欠陥であることが山口らにより報告されている[59]。図 3.34に H1 欠陥の変動を示す。図中で、 (●)は逆バイアス下(PDモード)の劣化試験結果、(〇)は順バイアス下(LEDモード)での劣化試験結果である。PDモードで劣化試験を行った結果、H1 濃度の変動はほとんど観測されなかった。一方、素子を LEDモードで劣化試験を行ったところ pin 型 PDでも LED や LD と同様、ミクロ欠陥が増殖することが判明した[68]。つまり、pin 型 PD では少数キャリアを注入することがないので、LED などと異なりミクロ欠陥の増殖による素子劣化は発生しにくいと考えられる。よって、初期劣化試験で外部量子効率の低下や暗電流が悪化しなかった原因は、PDモードではミクロ欠陥の増殖が発生しなかったためだと結論づけられ、ZnSe-pin型PD は長期安定性が期待できる。



図 3.34 劣化試験による p-ZnSe 層中の H1 欠陥の濃度変化

# 3.5 まとめ

この章では、第2章で確立された光検出器作製の要素技術をもとに、高感度 ZnSe-pin 型フォトダイオード(Photodiode: PD)の実現を目指し研究を行った。

はじめに、作製した ZnSe-pin 型 PD の外部量子効率や収集効率の解析などから光検出器の光損失成分を検討した。その結果、光検出器における光損失の原因は

① 0.6 µmの拡散長と5×10<sup>6</sup> cm/sの界面再結合速度による p-ZnSe 層の光電変換損失

② p-ZnTe 層及び超格子電極での光吸収損失、

③ p-ZnSe から i-ZnSe 層への窒素の拡散による p-ZnSe の膜厚増加

④ 表面反射損失

であった。

これらを改善するため、まず p-ZnSe 層の膜厚の最適化を検討した。その結果、p-ZnSe 層に おける損失を最も低減可能な膜厚は p-ZnSe が完全に空乏化しない膜厚である 200 Åであっ た。この最適な膜厚における p-ZnSe での損失を、更に改善するため素子を逆バイアス動作さ せた結果、p-ZnSe 層での光損失が 1%以下まで改善された。次に、p-ZnTe cap 層の膜厚の最 適化を行った結果、p-ZnTe の膜厚を薄くすると表面反射損失と吸収損失が低減されることか ら、大きく量子効率を改善することが可能であることが判明した。しかし、20 Åまで薄くすると金 属との接触抵抗が上昇し、それにともなう電圧降下により逆に量子効率が低下した。よって、 電圧降下が発生せず最も高い量子効率が得られる 50 Åが最適な膜厚であった。最後に、表 面反射防止膜による量子効率の改善を検討した結果、電子線蒸着法により堆積した SiO<sub>2</sub> (780 Å厚)により反射損失を 5%まで改善することが可能となった。これらすべての光損失を低 減することにより、青色領域での外部量子効率は世界トップレベルであり、また実用化レベル の 78%の ZnSe-pin 型 PD を実現した。

次に高感度化した ZnSe-pin 型 PD の他の素子特性を検証した。素子の暗電流は Si-pin 型 PD より一桁大きい 10<sup>-8</sup>A/cm<sup>2</sup>であった。この暗電流は光電変換層中のマクロ欠陥(~10<sup>-7</sup>cm<sup>-2</sup>) の影響で発生したが、GaAs 基板との格子整合が可能な ZnSSe 3 元混晶を導入することで、この問題は解決可能だと考えられる。光応答速度は遮断周波数数が 700kHz までしか達しておらず、実用化レベルの 1/100 程度であった。この原因の大部分は 174pF の素子容量のためであり、今後、素子を微小化することで 100MHz 以上の高速応答も可能だと考えられる。最後に素子劣化試験を行った結果、ZnSe-pin 型 PD は ZnSe-LD や ZnSe-LED と異なりミクロ欠陥の増殖による素子劣化は発生せず、長期安定動作が可能であることが示された。

# 第4章 ZnSe-pn 型 PD の APD 動作

# 4.1 はじめに

アバランシェフォトダイオード(Avalanche Photo-Diode: APD)は素子自体に光電流(キャリア)に対する増倍機能を持つ非常に高感度な光検出器で、また高速応答が得られるため光ファイバ通信に必要不可欠な素子として実用化されている。

APD におけるキャリア増倍は一般に光電変換層で吸収したキャリアを空乏層内の高電界中 で加速させ、キャリアの衝突イオン化によるアバランシェ増倍効果を用いている。そのため、 APDにはE>10<sup>6</sup>V/cm以上の電界強度を必要とし、高い増倍率をもつ APD を作製するために は暗電流の抑制が一つのキーポイントとなる。APD でもう一つ重要になることはキャリアのイオ ン化率である。イオン化率とはキャリアー個が単位長さ走行した時に生成する電子-正孔対の 個数のことで、電子によるイオン化率をα、正孔によるイオン化率をβという。このαとβの比 k(=β/α)は APD の増倍雑音に関連し、その比が∞か 0 に近いものほど増倍雑音は小さい [69]。現在実用化されている APD のイオン化率比 k はⅢ-V系化合物半導体 GaAs-APD で k=2、Ⅳ族半導体 Ge-APD で k=2 であるのに対して、Si-APD は k=1/10~1/50 と他の半導体 に比べて一桁近く小さい[70,71]。また、Si-APD は暗電流を数 nA/cm<sup>2</sup>まで抑制できることから、 低雑音で信頼性の高い APD 素子として実用化されている。しかし、Si などバンド端付近の吸 収係数が低い間接遷移型の半導体を用いた APD は光吸収によるキャリアの生成と、生成した キャリアの衝突イオン化による増倍効果をなるべく狭い空乏層で実現するために、光吸収層と 増倍層を分離させた p<sup>+</sup>層/p<sup>-</sup>(光吸収層)/p<sup>+</sup>(グレーディット層)/p(増倍層)/n<sup>+</sup>層のようにキャリア 濃度に変化をもたせた構造が採用されている [9]。これは、印加電圧をなるべく下げるための 工夫であるが、それでも数μm程度の空乏層を必要とするため100~200Vの逆バイアス動作 しなければならない欠点があった。また、直接遷移型の半導体でもバンドギャップの小さな InGaAs を用いた APD は、暗電流を低減するため InGaAs を光吸収層、InP を増倍層といった ように Si-APD と同様、光吸収層とキャリアの増倍層を分離する必要があった[6]。一方、ZnSe は直接遷移型のワイドギャップ半導体であるため、このような複雑な構造と膜厚を必要とせず、 基本的な pn 型もしくは pin 型構造と数十 V の逆バイアス動作で暗電流が小さくまた高感度が 得られる APD を実現することが可能だと考えられる。

本章ではZnSeをベースとしたフォトダイオード(Photodiode: PD)を高電界動作させ、II-VI族 ワイドギャップ化合物半導体で初めてのAPD動作を検証した。次にZnSe-APDのイオン化率 を増倍率の実験値と理論解析をもとに決定した結果を記述した。最後に得られたイオン化率 を理論的に解析した。

# 4.2 ZnSe-APD の設計と作製

APD は増倍機能を有する光検出器であるが、基本的には pin 型 PD や他の PD と同様、入 射されたフォトンを確実にキャリアに変換しなくてはならない。ZnSe 系 PD において 98%以上の 外部量子効率を実現するために必要な空乏層幅は、3.2.2 項での考察より 0.5 µm であった。 よって、ZnSe-APD には 0.5 µm の空乏層幅で、さらに Si-APD より優位性を持たせるため 30V 程度でもアバランシェブレークダウンを発生させキャリア増倍効果が期待できる素子構造を設 計する必要がある。

そこでまず、pn型 PD のアバランシェブレークダウン電圧について検討する。一般に片側階 段接合のブレークダウン電圧 V<sub>B</sub>(V)はバンドギャップを E<sub>g</sub> (eV)、キャリア濃度を N<sub>D</sub>(m<sup>-3</sup>)とすると 次式で表されることが知られている[70]。

$$V_{\rm B} = 60 \left(\frac{E_{\rm g}}{1.1}\right)^{1.5} \left(\frac{1 \times 10^{22}}{N_{\rm D}}\right)^{0.75}$$
(4.1)

また、この電圧における空乏層幅  $W_m(m)$ は比誘電率を  $\epsilon_s$ 、真空誘電率を  $\epsilon_o(F/m)$ 、素電荷を q(C)とすると次式で表わされる。

$$W_{\rm m} = \left[\frac{2\varepsilon_{\rm s}\varepsilon_{\rm 0}V_{\rm B}}{N_{\rm D}}\right]^{0.5} \tag{4.2}$$

これらの式に  $E_g$ =2.69eV、 $N_D$ =1.5×10<sup>17</sup> cm<sup>-3</sup>、  $\epsilon_s$ =9.25を代入すると、 $V_B$ =30V、 $W_m$ =0.45  $\mu$  m が得られ必要とする条件をほぼ満足できる。

次に pin 型 PD のブレークダウン電圧を検討する。 pin 型 PD は高抵抗の i 層( $p^-$ 層、 $n^-$ 層)を 挿入しているため、印加電圧のほとんどが i 層に掛かり、同じ空乏層幅でも pn 接合とは電界強 度が異なる。しかしながら、ブレークダウンを起こす電界強度とキャリア濃度の関係は片側階 段接合と基本的に同じである。したがって、 i 層の厚さをWとするとブレークダウン電圧 V<sub>B</sub> 'は片 側階段接合の V<sub>B</sub>と W<sub>m</sub>を用いると次式で表わされる[72]。

$$V'_{B} = V_{B} \frac{W}{W_{m}} \left(2 - \frac{W}{W_{m}}\right)$$
(4.3)

この式に i-ZnSe のキャリア濃度 N<sub>D</sub>=1×10<sup>11</sup>cm<sup>-3</sup>と i-ZnSe の膜厚 W=0.5 μ m を代入すると VB' は 50V となり、30V ではアバランシェ増倍効果が期待できない。よって本研究では ZnSe-pn 型 PD を APD の基本構造とした。

図 4.1に MBE 法で作製した ZnSe-pn 型 PD の構造を示す。素子の構造は p-ZnSe(5×  $10^{17}$  cm<sup>-3</sup>)/n-ZnSe( $1.5 \times 10^{17}$  cm<sup>-3</sup>)の pn 接合で膜厚は図に示す通りである。p-ZnSe に対する オーミック接触として p-ZnSe/p-ZnTe 超格子電極を設け、金属電極には表面に Au のスポット 電極、裏面には In 電極を蒸着した。素子はリーク電流を低減するために Br-メタノールによりメ サ加工を施している。

ここで、本研究で作製した pn 型 PD は C-V 測定の結果、不純物濃度勾配 a=9.6×10<sup>21</sup> cm<sup>-4</sup> を有する傾斜接合であることが判明した。よって、以後の実験は傾斜接合として取り扱った。

# 4.3 ZnSe-pn型PDのAPD動作の実現

## 4.3.1 ZnSe-pn 型 PD のアバランシェブレークダウン

半導体中でキャリアの衝突イオン化を発生させるためには少なくとも 10<sup>5</sup>V/cm 以上の電界 が必要であり、APD 動作させるためには暗電流の抑制が重要となる。そこで、pin型 PD と同様、 ZnSe-pn型 PD を Br-メタノールによりメサ加工を行い暗電流の低減をはかった。

図 4.2に ZnSe-pn型 PD のエッチング前後の電流-電圧特性を示す。図に示すようにメサエ ッチングを行っていないサンプルは、逆バイアスが 1~2V でも 10<sup>-6</sup>A/cm<sup>2</sup>以上の暗電流が発 生し、逆バイアス10Vでは10<sup>-4</sup>A/cm<sup>2</sup>に達したため、十分なバイアスを印加できなかった。一方、 メサ加工を行った素子はリーク電流が3桁以上低減し、15V以上(5×10<sup>5</sup>V/cm)の高電界動作 が可能となった。そして、27V (7.8×10<sup>5</sup>V/cm)付近でブレークダウンと思われる電流増加を観 測した。この真性なブレークダウンの発生起源を決定するために、以下にブレークダウン電圧 の検証を行った。



図 4.1 サンプル構造図



半導体材料で考えられるブレークダウンとは以下の3つである。

- ① 側面の絶縁が破壊されることによるブレークダウン
- ② pn 接合部分をキャリアがトンネルするトンネルブレークダウン
- ③ 高電界中の衝突イオン化によるアバランシェブレークダウン

これら3 つのブレークダウンの中で、光信号の増幅が可能なブレークダウンは③のアバランシ ェブレークダウンのみである。一般にSiやGeのブレークダウン電圧は4Eg/q以下ではトンネ ルブレークダウン、6Eg/q以上ではアバランシェブレークダウンとされている[72]。つまり、ZnSe では16V以上のブレークダウンはアバランシェブレークダウンということになり、27Vで発生した ブレークダウンはアバランシェブレークダウンと考えられる。しかし、このブレークダウンをより詳 しく検証するためにブレークダウン電圧の温度依存性を測定した。3つのブレークダウンをブレ ークダウン電圧の温度依存性より判定する方法は

- ① 絶縁破壊によるブレークダウンであるならば温度依存性はない。
- ② トンネルブレークダウンであるならば温度低下と共にブレークダウン電圧が増加する。
- ③ アバランシェブレークダウンであるならば温度低下と共にブレークダウン電圧が減少 する。

である。このよう温度依存性が現れる理由を以下に示す。トンネルブレークダウンでは温度の 低下に伴いバンドギャップが大きくなり、また、キャリア濃度が低下するため障壁幅が広くなる ことで、ブレークダウン電圧が上がる。一方、アバランシェブレークダウンでは温度が低くなると 格子振動が弱まり、キャリアの平均自由行程が長くなるため、イオン化に必要なしきいエネル ギー以上の運動エネルギーを得るための電界強度、すなわち電圧が小さくなる。このためア バランシェブレークダウンでは温度低下とともにブレークダウン電圧が減少する。

図 4.3にブレークダウン電圧の温度依存性を示す。実験の結果ブレークダウン電圧は温度 低下とともに減少する傾向で、300K~100K までで 5V の電圧の減少を観測した。よって、この ブレークダウンはアバランシェブレークダウンである。



## 4.3.2 ZnSe-pn型PDのAPD動作

暗状態における逆方向特性の検証によって、ZnSe-pn型 PD のブレークダウンがアバランシ ェブレークダウンであることを確認した。ここからは、光を照射し実際に APD 動作を検証する。

図 4.4に He-Cd レーザ( $\lambda$ =442nm、70  $\mu$  W)照射時と暗状態の I-V 特性を示す。ただし、暗 電流と光を照射したときの電流との差を光電流とする。実験の結果、0~20V (E<sub>max</sub>= 1.5~6.5 ×10<sup>5</sup>V/m)付近までは光電流が徐々に増加し、20V 以上では光電流の急激な増加を観測し た。このような光電流の変化は次のことが考えられる。0~20V までの光電流の増加は、逆バイ アスにより p-ZnSe の一部が空乏化し、p-ZnSe 領域での光吸収損失が低減したための外部量 子効率の向上であると考えられる。一方、20V 以上では外部量子効率の増加に加え、キャリア の衝突イオン化によるアバランシェ増倍効果が発生したと考えられる。

図 4.5に図 4.4の光電流を 0V の光電流で規格化した光電流の増倍率を示す。但し、横軸 は最大電界強度を示している。図より、光電流の増倍率は 6.5×10<sup>5</sup>V/m まで僅かな増加に留 まっているが、それ以上の電界強度では APD 動作より増倍率が急激に増加している。そして、 7.8×10<sup>5</sup>V/m の高電界下において最大増倍率 50 を観測した。このような APD 動作による光 電流の増倍効果は II-VI 族ワイドギャップ化合物半導体で、はじめて観測されたものである。

最後に外部量子効率の逆バイアス依存性を図 4.6示す。印加電圧 0V の外部量子効率は 400nm で 15%、バンド付近の 455nm でも 23%に留まっている。これは、p-ZnSe の光吸収損失に より空乏層内に入射する光が低減したためである。しかし、電圧増加とともに p-ZnSe の吸収損 失が低減し全体の量子効率が上昇する傾向を示した。そして、20V 以上で APD 動作による増 倍効果が発生し、23.5V で外部量子効率が 100%、26.5V で最大の外部量子効率 400%を観測 した。400nm でも 26.5V での外部量子効率は 300%に達した。このことから、ZnSe-APD は青~ 紫外域カバーする高効率な光検出器であると考えられる。また、必要とする電圧も 30V 程度で あり、Si に代わる APD として有望である。



図 4.5 ZnSe-APD の増倍率





# 4.4 ZnSe-APD のイオン化率

今回得られた最大の増倍率は 50 であった。しかし、APD においてこの値は決して大きくな い。それは、ZnSe-APD の構造の最適化を行っていないからである。そこで、本研究では APD を最適設計する上で最も重要なパラメータである電子のイオン化率(α)および正孔のイオン化 率(β)を電子もしくは正孔のみを注入した場合の増倍率の実験値とシミュレーションより決定した。

# 4.4.1 実験サンプルと評価方法

実験サンプルには MBE 法により作製した ZnSe-pn型 APD を用いた。キャリア濃度および膜 厚を図 4.7に示す。素子はリーク電流を低減するため Br-メタノールで側面をメサ加工した。 更に裏面より光を照射するために、GaAs を表 4.1、表 4.2の条件で除去した。入射光には空 乏層外(拡散長領域)ですべての光を吸収させるため、He-Cd レーザ( $\lambda$ =325nm)を用いた。こ こで、表面から光を入射した場合を電子注入、裏面から光を入射した場合を正孔注入とし、そ れぞれの増倍率を M<sub>n</sub>、M<sub>n</sub>とする。

但し、本素子も C-V 測定の結果、不純物濃度勾配 a=3.7×10<sup>22</sup> cm<sup>-4</sup> を有する傾斜接合であった。よって、以後は傾斜接合として考察する。

| Etchant             | $2 \text{mol/l NaOH} : \text{H}_2\text{O}_2 : \text{H}_2\text{O} = 1 : 1 : 1$ |  |
|---------------------|-------------------------------------------------------------------------------|--|
| Etching temperature | 28~36°C                                                                       |  |
| Etching time        | 35min                                                                         |  |
| Etching rate        | $8\sim 6\mu\mathrm{m/min}$                                                    |  |

表 4.1 GaAs 基板(300 µm 厚)の除去に用いたエッチング液1

| 表 | 4.2 | GaAs | 基板(300μm | ┓厚)の除去に用 | 肌た選択 | 【エッチャ | ッント | • |
|---|-----|------|----------|----------|------|-------|-----|---|
|---|-----|------|----------|----------|------|-------|-----|---|

| Etchant             | $NH_{3}OH : H_{2}O_{2} : H_{2}O = 1 : 66 : 100$ (pH=8.7) |  |
|---------------------|----------------------------------------------------------|--|
| Etching temperature | 20~30°C                                                  |  |
| Etching time        | 5min                                                     |  |
| Etching rate        | GaAs=1μm/min<br>ZnSe=0.05μm/min                          |  |





# 4.4.2 測定の結果

まず、この素子のブレークダウンを検証するため、I-V 特性の温度依存性を測定した。図 4.8に暗状態の I-V 特性の温度依存性を示す。室温におけるブレークダウン電圧は 17V 付近 で、また、温度の減少に伴いブレークダウン電圧が減少している。よってこのブレークダウンは 4.3.1 項で示したように、アバランシェブレークダウンである。これより、この素子は APD 動作が 可能なことが示された。

次に室温でHe-Cdレーザ( $\lambda$ =325nm)をZnSe-APD に照射した場合の、電子および正孔の 増倍率を測定した。図 4.9に電子の増倍率( $M_n$ )と正孔の増倍率( $M_p$ )示す。ただし、増倍率は 空乏層の広がりによる増加を規格化し、また弱電界における量子効率を1 とした。図 4.9より 電子および正孔のどちらを注入した場合とも増倍効果は 7V 以上で発生し電圧の増加と共に 上昇している。しかし、 $M_n$  が  $M_p$ よりも電圧に対する増減が大きく、15V の最大増倍率は  $M_n$ =5.5 が  $M_p$ =3.7 であった。この結果は逆バイアス 10V~15V の電界強度(E=6.9~8.6× 10<sup>5</sup>V/cm)において、電子のイオン化率( $\alpha$ )が正孔イオンの化率( $\beta$ )より大きいことを示してい る。

## 4.4.3 増倍率のシミュレーションによるイオン化率の決定

実験より得られ M<sub>n</sub>、M<sub>p</sub>の電圧依存性から増倍率の理論シミュレーションを用いてイオン化 率 α 及び β を以下で決定する。

一般に電子および正孔のイオン化率α(cm<sup>-1</sup>)、β(cm<sup>-1</sup>)は電界 E(V/cm)の関数であり次式 で表わされることが明らかにされている[70]。

$$\alpha(E) = \alpha_0 \cdot \exp\left(-\left[\frac{\alpha_1}{E}\right]^m\right)$$
(4.4)

$$\beta(\mathbf{E}) = \beta_0 \cdot \exp\left(-\left[\frac{\beta_1}{\mathbf{E}}\right]^m\right)$$
(4.5)

ただし、 $\alpha_0$ 、 $\alpha_1$ 、 $\beta_0$ 、 $\beta_1$ 、m は定数である。これらの定数のうち、m は半導体によってm=1 も しくは 2 であることが知られ、Si や Ge では 1、GaAs や GaP で 2 である。そこで、増倍率のシミ ュレーションによる数値解析を行う前に、ZnSe のイオン率の次数 m を増倍率の実験データを 用いて解析的に決定した。但し、増倍率の実験値には電子の増倍率のみを用いた。



- 97 -

一般に傾斜接合の場合、増倍率 Mと最大電界強度 E<sub>m</sub>を用いるとイオン化率は次式で表わされる[73]。

$$E_{m} = \left[\frac{9qa(V_{d} - V)^{2}}{32\varepsilon_{0}\varepsilon_{s}}\right]^{1/3}$$
(4.6)

$$\alpha(\mathbf{E}_{m}) = \pi^{-1} \frac{\mathrm{d}}{\mathrm{d}\mathbf{E}_{m}} \int_{0}^{\mathbf{E}_{m}} \left(1 - \mathbf{M}^{-1}\right) \left[\frac{\mathrm{qa}}{8\varepsilon_{s}\varepsilon_{0}(\mathbf{E}_{m} - \mathbf{E})}\right]^{1/2} \mathrm{d}\mathbf{E}$$
(4.7)

但し、a は不純物濃度勾配(m<sup>-4</sup>)、V<sub>d</sub>は拡散電位、 $\varepsilon_s$ は比誘電率、 $\varepsilon_0$ は真空誘電率、q は素 電荷である。これらの式に、a=3.7×10<sup>22</sup> cm<sup>-4</sup>、V<sub>d</sub>=2.69、 $\varepsilon_s$ =9.25と図 4.9で得られたM<sub>n</sub>を代入 すると、最大電界強度 E<sub>m</sub> に対するイオン化率は図 4.10の(〇)ようになる。この結果をもとに、 式(4.4)の $\alpha_0$ 、 $\alpha_1$ をフィッティングパラメータとして、m=1 と m=2 のそれぞれ場合の計算を行っ た結果が、図 4.10の実線(m=2)、破線(m=1)である。計算の結果、m=2 が良い一致を示し、イ オン化率は電界に対して 2 次の関数であることが判明した。

次に、増倍率の実験値を用いて $\alpha$ および $\beta$ を数値解析的に決定する。増倍率  $M_n$ 、 $M_p$ は $\alpha$ 、  $\beta$ を用いると次式で表わされる[74]。

$$M_{n} = \frac{J}{J_{n}(0)} = \frac{1}{1 - \int_{0}^{W} \alpha \cdot \exp\left[-\int_{0}^{x} (\alpha - \beta) dx'\right] dx}$$
(4.8)

$$M_{p} = \frac{J'}{J_{p}(W)} = \frac{1}{1 - \int_{0}^{W} \beta \cdot \exp\left[\int_{x}^{W} (\alpha - \beta) dx'\right] dx}$$
(4.9)

$$W = \left\{ \frac{12\varepsilon_{s}\varepsilon_{0}(V_{d} - V)}{qa} \right\}^{\frac{1}{3}}$$
(4.10)

但し、空乏層端を0及びWとし、空乏層外の拡散長領域で発生した電流を $J_n(0)$ 、 $J_p(W)$ 、外部回路に流れた電流をJ、Jとする。ここで、 $\alpha$ および $\beta$ は電界の関数であるが、本研究で用いた素子は傾斜接合であるため空乏層の各位置での電界強度は一定ではなく次式で表わされる。 但し、 $x_0$ は pn 接合部分の位置である。

$$E(x) = E_{max} - \frac{qa}{2\varepsilon_s \varepsilon_0} (x - x_0)^2$$
(4.11)

以上の式よりα<sub>0</sub>、α<sub>1</sub>、β<sub>0</sub>、β<sub>1</sub>をフィッティングパラメータとして増倍率のシミュレーションを 行った。



図 4.10 ZnSe-APD のイオン化率の解析的な計算結果

図 4.11に横軸を電界の最大強度、縦軸を増倍率としたときの  $M_n$ 、 $M_p$ の実験結果とシミュレーション結果を示す。解析の結果、電界強度 E(V/cm)に対して増倍率が最も実験結果とよい 一致を示した電子のイオン化率  $\alpha$  (cm<sup>-1</sup>)と正孔のイオン化率  $\beta$  (cm<sup>-1</sup>)は以下の値であった。

 $\alpha (E) = 4.1 \times 10^5 \exp(-1.2 \times 10^{12} / E^2)$ (4.12)

 $\beta \text{ (E)}=1.7 \times 10^5 \exp(-9.6 \times 10^{11}/\text{E}^2) \tag{4.13}$ 

これらの結果を図 4.12において他の半導体と比較する[70, 71, 75]。ここで、実線は $\alpha$ 、破線は $\beta$ である。解析の結果 ZnSe のイオン化率比は 1~2×10<sup>-6</sup> cm/V の電界領域で k= $\beta/\alpha$  =1/2~1/1.5 であった。この値を Si と比較すると 20 倍以上も大きいが、GaAs や Ge と比較するとそれほど大差はない。これは、Si より増倍雑音が大きく発生してしまうことを示している。しかし、ZnSe は Eg が 2.7eV であるにも関わらず、GaP (Eg=2.3eV)とほぼ同じがむしろ低い電界強度でイオン化が発生することが判明した。また、GaN (Eg=3.4eV)と比較しても、電界強度は 1/5程度である。つまり、ZnSe-APD はワイドギャップ化合物半導体であるにも関わらず比較的低い電界強度、つまり GaP と同等の逆バイアスで APD 動作が可能なことを示している。

そこで、得られたイオン化率を用いて ZnSe-pin 型 APD および GaN-pin 型 APD のブレーク ダウン電圧を以下に検討する。但しi層の膜厚は 0.2  $\mu$  m とし、ZnSe のイオン化率は  $\alpha$  と $\beta$  の 平均値を用いる。一般に、 $\alpha$  と $\beta$  が等しい場合の、ブレークダウンの条件は次式で表わされる [74]。

$$\int_0^W \alpha dx = 1 \tag{4.14}$$

ここで、pin型 APD の場合、空乏層内の電界強度が一定であるため  $\alpha$  は場所の依存性がない。 つまり pin型 APD におけるブレークダウン条件は  $\alpha$  W=1 である。この条件を空乏層幅 0.2  $\mu$  m の pin型 APD に適応すると、ブレークダウンに必要なイオン化率  $\alpha$  は 5×10<sup>4</sup> cm<sup>-1</sup> になる。図 4.12より  $\alpha$  =5×10<sup>4</sup> cm<sup>-1</sup> が得られる電界強度は、ZnSe で 8.3×10<sup>5</sup> V/cm、GaN で 4×10<sup>6</sup> V cm で あったので、ブレークダウン電圧は ZnSe-pin型 APD で約 19V、GaN-pin型 APD では約 83V となる。よって、ZnSe-APD は GaN-APD の 1/4 の逆バイアスでも十分な増倍率が得られると考 えられる。しかしながら、なぜ ZnSe は GaP よりバンドギャップが 0.4eV ほど大きいにも関わらず、 同程度かむしろ低い電界強度で同じイオン化率が得られるのか、以下に理由を検討する。



図 4.12 半導体のイオン化率電界依存性

一般に高電界時のイオン化率αは、電界強度をE、素電荷をq、光学フォノンのエネルギー を e<sub>p</sub>、キャリアの平均自由行程をλ、イオン化を起こすのに必要な最低のエネルギーを e<sub>i</sub>とす ると以下の式で表わされる[72]。

$$\alpha = \left(\frac{qE}{e_i}\right) \exp\left(-\frac{e_p e_i}{q^2 E^2 \lambda^2}\right)$$
(4.15)

しかし、ZnSe において e,は約 30meV と知られているが、e,やんに関する報告はない。そこで、まず e,について検討する[76]。

電子による衝突電離を考え、電子の有効質量を  $m_e$ 、正孔の有効質量を  $m_h$ 、衝突前後における電子の速度を $\nu_i$ 、 $\nu_r$ 、衝突電離によって作られた電子と正孔の速度をそれぞれ  $\nu_e$ 、 $\nu_h$ 、バンドギャップを  $E_g$ とすると、運動量保存則とエネルギー保存則より次式の関係が得られる [77]。

$$m_{e}v_{i} = m_{e}v_{f} + m_{e}v_{e} + m_{h}v_{h}$$
 (4.16)

$$\frac{1}{2}m_{e}v_{i}^{2} = E_{g} + \frac{1}{2}m_{e}v_{f}^{2} + \frac{1}{2}m_{e}v_{e}^{2} + \frac{1}{2}m_{h}v_{h}^{2}$$
(4.17)

衝突直前の電子のエネルギー $e_i = m_e \nu_i^2/2$  が最低となる条件は、 $\nu_i = \nu_f = \nu_h$ のときで、この時  $e_i$ は

$$e_{i} = \frac{1}{2}m_{e}v_{i}^{2} = \frac{2m_{e} + m_{h}}{m_{e} + m_{h}}E_{g}$$
(4.18)

となる。これらの概念を、バンド図を用いて検討する[78]。図 4.13に擬ポテンシャルを用いて 計算した ZnSe <100>のバンド構造図を示す。但し、ZnSe の物性パラメータとして、V<sub>3</sub><sup>s</sup>=-0.23、 V<sub>8</sub><sup>s</sup>=+0.01、V<sub>11</sub><sup>s</sup>=+0.06、V<sub>3</sub><sup>s</sup>=+0.18、V<sub>4</sub><sup>s</sup>=+0.12、V<sub>11</sub><sup>s</sup>=+0.03、 $\Delta_0$ =0.4eV を用いた[79, 80]。この 図で、衝突前の運動量とエネルギーを k<sub>i</sub>, e<sub>i</sub>、衝突後の運動量とエネルギーを k<sub>f</sub>, e<sub>f</sub>、電子の 運動量とエネルギーを k<sub>e</sub>、e<sub>e</sub>、正孔の運動量とエネルギーを k<sub>h</sub>、e<sub>h</sub>、とすると ZnSe における衝 突直前の電子のエネルギーe<sub>i</sub> が最低となる条件を作図ずると図内の矢印のように表わされる。 よって、ZnSe の電子のしきい値エネルギーe<sub>i</sub> は 3.5eV と判明した。

次にイオン化率を決定するために必要な $\lambda$ を検討する。 $\lambda$ は実験的に決定することが困難 なため、一般に式(4.15)とイオン化率の実験値より求められる。そこで、これまで得られた、  $e_p=0.03eV, e_i=3.5eV$ を式(4.15)に代入して、実験で得られた図 4.12の ZnSe の  $\alpha$  と最もよい一 致を示すように $\lambda$ をフィッティングパラメータとしてイオン化率の理論値を計算した。図 4.14に  $\lambda$ を変化させた時の $\alpha$ の実験値と理論値を示す。図より最も実験値と理論値が一致する $\lambda$ は 34Åであった。



図 4.13 擬ポテンシャルで求めた ZnSe のバンド構造とイオン化に必要なしきい値の解析



図 4.14 ZnSeにおける電子のイオン化率αの実験値と解析結果

以上より、ZnSe のイオン化に関わるパラメータは  $e_p=0.03eV$ 、 $e_i=3.5eV$ 、 $\lambda=34$ Åであった。これらの値を GaP と比較する。GaP のイオン化に関わるパラメータは  $e_p=0.05eV$ 、 $e_i=2.6eV$ 、 $\lambda=32$ Åである[78,81]。よって、ZnSeとGaPが同程度の電界で同じイオン化率が得られる理由は、ZnSe のしきい値エネルギー $e_i$ が GaP の 1.3 倍であるにも関わらず、 $\lambda$ が同程度で、光学フォノンエネルギー $e_p$ が GaP の 3/5 であるためだと結論づけられる。よって、光学フォノンエネルギーの小さい ZnSe は APD 材料として有利であることが判明した。

## 4.5 まとめ

この章では、ZnSe-pn 型フォトダイオードを高電界動作させ II-VI ワイドギャップ化合物半 導体において世界ではじめて観測された APD 動作について記述した。

はじめに、高電界動作を得るために ZnSe-pn 型 PD を Br-メタノールによるメサ加工を行った。その結果 27V(7.8×10<sup>5</sup>V/cm)の高電界動作において真性なブレークダウンを観測した。 そのブレークダウンを検証するためブレークダウン電圧の温度依存性を測定した結果、温度 の低下に対しブレークダウン電圧が減少する結果が得られた。この結果、真性なブレークダウ ンがアバランシェブレークダウンであることを証明した。また、この素子に光を入射した結果、 最大のアバランシェゲイン 50 を観測した。

次に ZnSe-APD に電子および正孔のみを注入し、電子注入による増倍率と正孔注入による 増倍率の測定結果をもとに理論解析により電子と正孔のイオン化率を決定した。計算により得 られた電子( $\alpha$ )と正孔( $\beta$ )のイオン化率比は k= $\beta/\alpha$ は 1/2 程度と Si の 20 倍と大きな与えで あり、GaAs や Ge などに近いことが判明した。しかし、ZnSe はワイドギャップ化合物半導体であ るにも関わらず、GaP と同程度の電界強度で同じイオン化率が得られることが判明した。その 理由をイオン化率およびイオンに必要なしきいエネルギーを解析的に求めた結果、ZnSe のし きい値エネルギーe<sub>i</sub>が GaP の 1.3 倍であるにも関わらず、 $\lambda$ が同程度で、光学フォノンエネル ギーe<sub>p</sub>が GaP の 3/5 であるためだと結論づけた。これらの結果は、ZnSe-APD がワイドギャッ プ化合物半導体であるにも関わらず比較的低い電界強度、つまり GaP と同等の逆バイアスで APD 動作が可能なことを示し、ZnSe は青-紫外光域 APD 材料として有望である。
# 第5章 総括

本研究では青-紫外光域における高感度光検出器不在という問題を打開するため、ZnSe 系 II-VI 族ワイドギャップ化合物半導体をベースとした pin 型フォトダイオード(Photodiode: PD) および ZnSe-APD を n<sup>+</sup>-GaAs(100)基板上に MBE 法を用いて作製し、実用化を目指して研究 を行った結果を記述した。それにより次のような結果を得るに至った。

#### (1) ZnSe-pin 型フォトダイオードおよび ZnSe-APD 作製の要素技術

ZnSe-pin型 PD および ZnSe-APD の作製に必要不可欠な要素技術として、MBE 成長技術、 p-ZnSe/p-ZnTe 超格子電極技術、メサエッチング技術について検討した。

はじめに、ZnSe-pin型 PD を形成するための MBE 成長技術の検討を行った。ZnSe-pin型 PD を構成する p-ZnTe、p-ZnSe/p-ZnTe SL、p-ZnSe、i-ZnSe、n-ZnSe それぞれの結晶品質 の改善と伝導制御を行うため基板温度、分子線強度、ドーピング制御、界面制御の最適化を 行った結果、光検出器の作製に耐えうる結晶品質および有効キャリア濃度が得られた。特に 光電変換層である i-ZnSe は抵抗率 1.5×10<sup>5</sup>Ω cm(キャリア濃度 10<sup>11</sup> cm<sup>-3</sup>代)のエピタキシャル 薄膜を実現した。また、n-ZnSe バッファー層の膜厚を最適化した結果、i-ZnSe 層内に導入さ れるマクロ欠陥(貫通転位)を 8×10<sup>6</sup> cm<sup>-2</sup>まで改善した。これらにより、内部量子効率が 100%に 近い結晶品質の i-ZnSe 光電変換層が得られた。

次に、光電変換層上部での吸収損失を低減するために p-ZnSe/p-ZnTe 超格子電極の膜 厚低減と低接触化について検討を行った。その結果、現在ZnSe-LDに実用化されているHiei らが提案した超格子電極層厚の60%に相当する126Åでもオーミック接触が得られる超格子電 極の形成に成功し、この層における吸収損失を従来構造より10%近く低減した。

最後に、素子を高電界動作させるためのメサ加工を Br-メタノールによるウエットプロセスと Ar<sup>+</sup>によるドライエッチングプロセスについて検討した。その結果、ドライエッチングでは結晶に ダメージを与えてしまいリーク電流は増加する傾向であったものの、Br-メタノールによるウエッ トプロセスは表面を滑らかにエッチングし、かつリーク電流を大きく改善することに成功した。こ れにより、10<sup>5</sup>V/cm 以上の高電界動作を可能とした。

#### (2) 青-紫外光域高感度 ZnSe-pin 型フォトダイオードの実現

高感度 ZnSe-pin型 PD を実現するために、光電変換層上部における光損失成分の検討を 行った。その結果、光検出器における光損失の原因は、①p-ZnSe から i-ZnSe 層への窒素の 拡散による p-ZnSe の膜厚増加と、p-ZnSe における 0.6 µm の拡散長と 5×10<sup>6</sup> cm/s の界面再 結合速度による光電変換損失、②p-ZnTe 層および超格子電極での光吸収損失、③表面反 射損失であった。これらを改善するため、p-ZnSe 層の膜厚を最適化した結果、p-ZnSe 層にお ける損失を最も低減可能な膜厚は p-ZnSe が完全に空乏化しない膜厚であった。また、素子を 逆バイアス動作させることで p-ZnSe 層での光損失を 1%以下まで改善した。次に、p-ZnTe cap 層の膜厚の最適化を行った結果、電圧降下が発生せず最も高い量子効率が得られる p-ZnTe の膜厚が 50Åであることを発見した。最後に、表面反射防止膜による量子効率の改 善を検討した結果、電子線蒸着法により堆積した SiO<sub>2</sub> (780Å厚)により反射損失を 5%まで改 善することが可能となった。これらすべての光損失を低減した結果、青色領域での外部量子 効率は世界トップレベルであり、実用化レベルの 78%の ZnSe-pin 型 PD を実現した。

次に高感度化した ZnSe-pin 型 PD の他の素子特性を検証した。素子の暗電流はマクロ欠 陥(~10<sup>-7</sup> cm<sup>-2</sup>)の影響で Si-pin 型 PD より一桁大きい 10<sup>-8</sup>A/cm<sup>2</sup> であったが、GaAs 基板との格 子整合が可能な ZnSSe 3 元混晶を導入することで、この問題は解決可能だと考えられる。光 応答速度は174pFの素子容量のため遮断周波数数が700kHz までしか達しておらず、実用化 レベルの 1/100 程度であったが素子を微小化することで 100MHz 以上の高速応答も可能だと 考えられる。最後に素子劣化試験を行った結果、ZnSe-pin 型 PD は ZnSe-LD や ZnSe-LED と 異なりミクロ欠陥の増殖による素子劣化は発生せず、長期安定動作が可能であることが示され た。

(3) ZnSe-pn型PDのAPD動作

高電界動作を得るために ZnSe-pn 型 PD を Br-メタノールによるメサ加工を行った結果、 27V(7.8×10<sup>5</sup>V/cm)の高電界動作において真性なブレークダウンを観測した。そのブレークダ ウンを検証するためブレークダウン電圧の温度依存性を測定し、このブレークダウンがアバラ ンシェブレークダウンであることを証明した。そして、この素子に光を入射した結果、II-VIワイド ギャップ化合物半導体において世界ではじめてアバランシェゲインを観測し、最大のアバラン シェゲイン 50 を得た。さらに、ZnSe-APD に電子および正孔のみを注入させ、電子注入による 増倍率と正孔注入による増倍率の測定結果をもとに理論解析により電子と正孔のイオン化率 を決定した。計算により得られた電子(α)と正孔(β)のイオン化率比は k=β/αは 1/2 程度と Siの 20 倍と大きな値であり、III-V 族化合物半導体の GaAs や Ge などに近いことが判明した。 しかし、ZnSe はワイドギャップ化合物半導体であるにも関わらず、GaP と同程度の電界強度で 同じイオン化率が得られることが判明した。その理由をイオン化率およびイオンに必要なしき いエネルギーを解析的に求めた結果、ZnSe しきい値エネルギーe<sub>i</sub>が GaP の 1.3 倍であるにも 関わらず、λ が同程度で、光学フォノンエネルギーe<sub>p</sub>が GaP の 3/5 であるためだと結論づけた。 これらの結果は、ZnSe-APD はワイドギャップ化合物半導体であるにも関わらず比較的低い電 界強度、つまり GaP と同等の逆バイアスで APD 動作が可能なことを示し、青-紫外広域 APD として有望である。

以上より、II-VI 族ワイドギャップ化合物半導体 ZnSe 結晶をベースとした pin 型 PD および APD は、青-紫外光域において従来の Si に代わる新しいの高感度実用半導体光検出として 有望であることを結論付けた。

- 108 -

## 参考文献

- [1] O. Mikami, IEEE J. Quantum Electron., QE-16, 1002 (1980).
- [2] 池上徹彦監修「半導体フォトニクス工学」コロナ社
- [3] 香川:応用物理学会 55 年秋季講演会, 18 p-R 14 (1980)
- [4] 雨宮:電子通信学会総合全国大会、公演論文集 4, p.4-3 (1980).
- [5] K. Takahashi, IEEE J. Quantum Electron., QE-17, 239 (1981).
- [6] H. Kanbe, Electron. Lett., 16, 163 (1980).
- [7] S.R. Forrest. IEEE Elect. Device Lett., EDL-2, 283 (1981).
- [8] Hamamatu photonics S3072.
- [9] K. Nishida, NEC Research and Development, 55, 48 (1979).
- [10] T. Yao, Appl. Phys. Lett., 35, 97 (1979).
- [11] W. Stutius, Appl. Phys. Lett., 33, 656 (1978).
- [12] P.M. Park, Appl. Phys. Lett., 57, 2127 (1990).
- [13] K. Ohkawa, Jpn. J. Appl. Phys., 30, L152 (1991).
- [14] H. Amano, Jpn. J. Appl. Phys., 28, L2112 (1989).
- [15] S. Nakamura, Jpn. J. Appl. Phys., 30, L1705 (1991).
- [16] 天野光、応用物理, 68, 805 (1999),
- [17] M.A. Haase, Appl. Phys. Lett., 59, 1272 (1990).
- [18] Z.C. Huang, Electron. Lett., 32, 1507 (1994).
- [19] M. Ehinger, Appl. Phys. Lett., 73, 3562 (1998).
- [20] I.K. Sou, Appl. Phys. Lett., 75, 3707 (1999).
- [21] F. Vigué, Appl. Phys. Lett., 76, 242 (2000).
- [22] M. Monroy, Appl. Phys. Lett., 77, 2761 (2000).
- [23] A. Ohtake, J. Crystal Growth, 184/185, 163 (1998).
- [24] A. Ebina, Phy. Rev. B, 10, 2495 (1974).
- [25] R.N. Bhargava, J. Crystal Growth, 59, 15 (1982).
- [26] Y. Fan, Appl. Phys. Lett., 61, 3160 (1992).
- [27] F. Hiei, Electronics Letters, 29, 878 (1993).
- [28] 権田俊一著「分子線エピタキシー」 培風館
- [29] T. Yao, Jpn. J. Appl. Phys., 16, 369 (1977).
- [30] H. Mitsuhashi, Jpn. J. Appl. Phys., 24, 578 (1985).

- [31] Landolf-Bornstein (1982). Numerical Data and Function Relationship in Science and Technology, ed. O. Madelung. Springer, Berlin. Gp. III.17a.
- [32] B.H. Lee, J. Appl. Phys., 41, 2984 (1970).
- [33] 平林真、「X線結晶学の基礎」丸善(1973).
- [34] T. Yao, J. Crystal Growth, 81, 818 (1987).
- [35] T. Ohtsuka, Jpn. J. Appl. Phys., 32, L233 (1993).
- [36] Y. Kawakami, J. Vac. Sci. Technol. (1993).
- [37] I.S. Hauksson, Appl. Phys. Lett., 61, 2208 (1992).
- [38] J. Qiu, Appl. Phys. Lett., 59, 2992 (1991).
- [39] 安東孝止、電気学会論文誌, 114-C, 1228 (1994)
- [40] T. Nakano, Jpn. J. Appl. Phys., 32, 660 (1993).
- [41] K. Ohkawa, J. Crystal Growth, 117, 375 (1992).
- [42] 大川和宏、応用物理, 62, 113 (1993),
- [43] M. Ozawa, Appl. Phys. Lett., 64, 1120 (1994).
- [44] Y. Koide, J. Appl. Phys., 82, 2393 (1997).
- [45] K. Ando, International Conference on Solid State Device and Materials, 680 (1995).
- [46] S. Itoh, Jpn. J. Appl. Phys., 33, L938 (1994).
- [47] Y. Rajakarunanayaka, Phy. Rev. B, 37, 10212 (1988).
- [48] 光物性ハンドブック
- [49] N.W. Ashcroft, N.D. Mermin, Solid State Physics W.B. Saunders, Philaselphia, 332 (1976).
- [50] H.W. Hölscher, Rhys. Rev. B, 31, 2379 (1985).
- [51] Ch. Neumann, Rhys. Rev. B, 37, 922 (1988).
- [52] I. Strzalkowski, Appl. Phys. Lett., 28, 350 (1976).
- [53] D. Berlincourt, Rhys. Rev., 129, 1009 (1963).
- [54] P.W. Davis, Rhys. Rev., 118, 1020 (1960).
- [55] T. Shettrup, Sol. St. Commun., 23, 741 (1977).
- [56] S. Adachi, Rhys. Rev. B, 43, 9569 (1991).
- [57] K. Sota, J. Appl. Phys., 73, 1993 (1993).
- [58] H. J. Hovel, Semiconductors and Semimetals, edited by R. K. Willardson, A. C. Berr (Academic, New York, 1975), vol.11.
- [59] 山口勉, 電子情報通信学会論文誌 C-II, J81-C-II, 33 (1998).
- [60] 村田和美「光学」,サイエンス社 (1979).

- [61] 理科年表
- [62] B.L. Sharma, Solid State technol., 21, 48 (1978).
- [63] A. Osinsky, Appl. Phys. Lett., 71, 2334 (1997).
- [64] D.V. Kuksenkov, J. Appl. Phys., 83, 2142 (1998).
- [65] 米津宏雄,「光通信素子光学」,工学図書株式会社,350(1984).
- [66] K. Nakano, Materials Science Forum, 258–263, 1329 (1997).
- [67] H.C. Lee, J. Crystal Growth, 214/215, 1096 (2000).
- [68] M. Adachi, J. Crystal Growth, 214/215, 1035 (2000).
- [69] R.J. McIntyre, IEEE Trans. Electron Device, ED-13, 164 (1966).
- [70] S.M. Sze, Appl. Phys. Lett., 8, 111 (1966).
- [71] S.M. Sze, J. Appl. Phys., 49, 4607 (1978).
- [72] S.M. Sze, "Physics of Semiconductor Devices", Wiley, New York (1969).
- [73] Y.J. Chang, J. Appl. Phys., 40, 5392 (1969).
- [74] G. E. STILLMAN, and C. W. WOLFE, Semiconductors and Semimetals, edited by R.K. Willardson and A. C. Beer (Academic, New York) 12, 291 (1977).
- [75] I.H. Oguzman, J. Appl. Phys., 81, 7827 (1997).
- [76] A. Manabe, Jpn. J. Appl. Phys., 6, 593 (1967).
- [77] 浜口智尋、「半導体デバイスの物理」、朝倉書店
- [78] C.L. Anderson, Rhys. Rev. B, 5, 2267 (1972).
- [79] 佐々木昭夫、「現代 量子力学の基礎」、オーム社
- [80] Walter, Rhys. Rev. B, 1, 2661 (1970).
- [81] C.R. Crowell, Appl. Phys. Lett., 9, 242 (1966).

## 謝辞

本論文は、鳥取大学工学部電気電子工学科 安東孝止教授の御指導のもとに行った研究 成果をまとめたものであります。稿を終えるにあたり、終始御懇切なる御指導と御検討を賜りま した同教授に衷心より感謝致します。

本論文をまとめるにあたり適切な御助言と御教授を頂きました鳥取大学 小西亮介教授、田 中省作教授、大観光徳助教授に深く感謝致します。本研究を進めるにあたり御協力と有益な 御検討を頂いた、鳥取大学 松浦興一助教授、阿部友紀助手、笠田洋文技官に感謝致しま す。

本研究を進めるにあたり貴重なコメントとアドバイスを頂きました、八百隆文教授、W. Faschinger 教授に深く感謝をいたします

研究を進めるにあたりMBE装置をご提供頂きました鳥取大学地域共同研究センタ様に深く 感謝致します。

御忙しい中ドライエッチング及び電子線蒸着装置を使用させて頂きました、日本セラミック(株)八東研究所村上健助所長、村上伸一博士に感謝致します。

研究を進める上で、日常より御世話になり、有意義な検討をして頂きました山口勉氏、猪爪 秀行氏、足立真寛氏ならびに李鴻燦氏に深く感謝致します。

超格子電極の作製に御協力頂いた後藤敬造氏、竿本有紀氏、増田耕一郎氏、山口哲治氏、 永治一浩氏に深く感謝致します。

デバイス加工プロセスに御協力頂きました安本和恵氏に深く感謝致します。

光検出器の作製に御協力頂きました福田斉之氏、糸井昌樹氏、福永佳史氏、久保田知明氏、前田裕康氏に深く感謝致します。

最後に、本研究に対する有益な基礎データと常に活発なディスカッションを頂いた光エレク トロニクス研究室の学部・院生・諸氏にこころより感謝致します。

ありがとうございました。

- 114 -

## 研究業績

### 主論文

- H. Ishikura, N. Fukuda, Y. Okuno, K. Gotoh, S. Kawamoto, T. Shirai, T. Abe, H. Kasada and K. Ando,
   "Blue-ultraviolet PIN structure photo-detectors of II-VI wide bandgap semiconductors grown by MBE",
   Proceedings of the 2nd International Symposium on Blue Laser and Light Emitting Diodes, pp 677-680, (1998)
- [2] <u>H. Ishikura</u>, N. Fukuda, M.Itoi, K. Yasumoto, T. Abe, H. Kasada and K. Ando "High quantum efficiency blue-ultraviolet ZnSe PIN photodiode grown by MBE" Journal of Crystal Growth, 214/215, pp. 1130-1133, 2000
- [3] <u>H. Ishikura</u>, T. Abe, N. Fukuda, H. Kasada and K. Ando
   "Stable avalanche-photodiode operation of ZnSe-based p<sup>+</sup>-n structure blue-ultraviolet photodetectors"
   Applied Physics Letter, 76, 8, pp.1069-1071 (2000)
- [4] <u>H. Ishikura</u>, Y. Fukunaga, T. Kubota, H. Maeta, M. Adachi, T. Abe, H. Kasada and K. Ando
   "Blue-Violet Avalanche-Photodiode (APD) and its Ionization Coefficients in II-VI
   Wide Bandgap Compound Grown by Molecular Beam Epitaxy"
   physica status solidi (b), 229, pp.1085-1088 (2002)
- K. Ando, <u>H. Ishikura</u>, Y. Fukunaga, T. Kubota, H. Maeta, T. Abe and H. Kasada "Highly Efficient Blue-Ultraviolet Photodetectors based on II-VI Wide-bandgap Compound Semiconductors" physica status solidi (b), 229, pp.1065-1071 (2002)

## 関係論文およびその他の論文

- T. Yamaguchi, K. Ando, K. Koizumi, H. Inozume, <u>H. Ishikura</u>, T. Abe and H. Kasada "Shallow-Deep Transition of Nitrogen Acceptor in Blue Semiconductor Laser Material ZnMgSSe"
   Extended Abstract of the 1997 International Conference on Solid Devices Materials, Hamamatsu, 1997, pp. 202-203
- T. Yamaguchi, K. Ando, K. Koizumi, H. Inozume, <u>H.Ishikura</u>, T. Abe and H. Kasada "Persistent Photo conductivity (PPC) and Related Deep Metastable Center in MBE Grown p-Type ZnMgSSe" Japan Journal of Applied Physics, Vol. 37 (1998) pp.1435-1456
- T. Abe, M, Ashiya, <u>H. Ishikura</u>, Y. Okuno, H. Kasada and K. Ando
   "Temperature dependent residual strain in ZnSe epilayers grown on GaAs"
   Proceedings of the 2nd International Symposium on Blue Laser and Light Emitting
   Diodes,
   pp 582-584, (1998)
- [4] K. Yoshino, Y. Nakagawa, A. Fukuyama, K. Maeda, H. Ishikura, T. Abe, K. Ando, M. Yoneta, H. Saito, M. Ohishi and T. Ikari
  "Nonradiative Electron-Hole Recombination in p- and n-type ZnSe Epitaxial Layers Examined by Piezoelectric Photoacoustic Spectroscopy"
  Proceedings of the 2nd International Symposium on Blue Laser and Light Emitting Diodes,
  pp 592-595, (1998)
- K. Yoshino, Y. Nakagawa, A. Fukuyama, H. Yokoyama, K. Maeda, <u>H. Ishikura</u>, T. Abe, T. Ikari
   "Nonradiative Carrier Recombination in p-Type ZnSe Thin Films Grown by Molecular Beam Epitaxy"
   physica status solidi (b) 210, 491 (1998)

- T. Abe, <u>H. Ishikura</u>, Y. Saomoto, K. Gotoh, K. Masuda, T. Shirai, H. Yamada, S. Kuroda, Kasada and K. Ando
   "Optimization of ZnSe/ZnTe superlattice structured p-contact for ZnSe-based optical devices"
   Journal of Crystal Growth, 214/215, pp. 492-496, 2000
- T. Abe, <u>H. Ishikura</u>, N. Fukuda, Z.m. Aung, M. Adachi, H. Kasada and K. Ando
   "Demonstration of blue-ultraviolet avalanche photo-diodes of wide bandgap compounds grown by MBE"
   Journal of Crystal Growth, 214/215, pp. 1134-1137, 2000
- [8] H. C. Lee, N. Kaneko, M. Watanabe, Y. Fujita, T.Abe, <u>H. Ishikura</u>, M. Adachi, H. Kasada and K. Ando
   "High Efficiency and Long-lived Green and Blue Light Emitting Diodes Based on ZnSSe: Te Active Layer Grown by Molecular Beam Epitaxy"
   physica status solidi (b), 229, pp.1043-1047 (2002)

#### 学術講演(国際学会)

- [1] <u>H. Ishikura</u>, N. Fukuda, Y. Okuno, K. Gotoh, S. Kawamoto, T. Shirai, T. Abe, H. Kasada and K. Ando
   "Blue-ultraviolet PIN structure photo-detectors of II-VI wide bandgap semiconductors grown by MBE"
   The 2nd international Symposium on Blue Laser and Light Emitting Diodes, Chiba, Japan,
   September 29 October 3, 1998
- [2] <u>H. Ishikura</u>, N. Fukuda, M.Itoi, K. Yasumoto, T. Abe, H. Kasada and K. Ando "High quantum efficiency blue-ultraviolet ZnSe PIN photodiode grown by MBE" The ninth international conference on II-VI compounds, Kyoto, Japan, November 1-5, 1999

[3] <u>H. Ishikura</u>, Y. Fukunaga, T. Kubota, H. Maeta, M. Adachi, T. Abe, H. Kasada and K. Ando

"Blue-Violet Avalanche-Photodiode (APD) and its Ionization Coefficients in II-VI Wide Bandgap Compound Grown by Molecular Beam Epitaxy"

The tenth international conference on II-VI compounds, Bremen, Germany, September 9-14, 2001

#### 学術講演(国内学会)

[1] <u>石倉仁志</u>、福田斉之、奥野洋一、増田敬太、後藤敬造、阿部友紀、笠田洋文、安東孝
 止
 "青紫外光領域の半導体光検出器の作製"

第45回応用物理学関係連合講演会(1998.3)

- [2] <u>石倉仁志</u>
   "ZnSe 系青色光検出器"
   第1回 II-VI 族半導体若手研究会(1998.8)
- [3] <u>石倉仁志</u>、福田斉之、阿部友紀、笠田洋文、安東孝止
   "II-VIワイドバンドギャップ半導体を用いた青-紫外 PIN 構造光検出器(2)"
   第 59 回応用物理学会学術講演会 (1998.9)
- [4] <u>石倉仁志</u>、福田斉之、安本和恵、糸井昌樹、阿部友紀、笠田洋文、安東孝止
   "II-VI族ワイドバンドギャップ半導体による青-紫外光域光検出器(Ⅲ)"
   第46回応用物理学関係連合講演会(1999.3)
- [5] <u>石倉仁志</u>、福永佳史、福田斉之、阿部友紀、笠田洋文、安東孝止
   "II-VI 族ワイドバンドギャップ半導体による青-紫外光域光検出器(IV) -表面反射防止
   膜の検討-"
   第 47 回応用物理学関係連合講演会(2000.3)

- [6] <u>石倉仁志</u>、福永佳史、阿部友紀、笠田洋文、安東孝止
  "ZnSe 系短波長光波帯光検出器"
  第3回 II-VI 族半導体若手研究会(2000.8)
- [7] <u>石倉仁志</u>、福永佳史、久保田知明、前田裕康、阿部友紀、笠田洋文、安東孝止
   "ZnSe 系青色-紫外用光検出器に関する研究"
   応用物理学会中国四国支部 2001 年度支部例会(2001.8)
- [8] <u>石倉仁志</u>、福永佳史、久保田知明、前田裕康、阿部友紀、笠田洋文、安東孝止
   "ZnSSe 系短波長光波帯光検出器"
   第4回 II-VI 族半導体若手研究会(2001.8)

# END